xref: /arm-trusted-firmware/plat/nxp/common/warm_reset/plat_warm_rst.h (revision 91f16700b400a8c0651d24a598fc48ee2997a0d7)
1*91f16700Schasinglulu /*
2*91f16700Schasinglulu  * Copyright 2021 NXP
3*91f16700Schasinglulu  *
4*91f16700Schasinglulu  * SPDX-License-Identifier: BSD-3-Clause
5*91f16700Schasinglulu  *
6*91f16700Schasinglulu  */
7*91f16700Schasinglulu 
8*91f16700Schasinglulu #ifndef PLAT_WARM_RST_H
9*91f16700Schasinglulu #define PLAT_WARM_RST_H
10*91f16700Schasinglulu 
11*91f16700Schasinglulu #ifndef NXP_COINED_BB
12*91f16700Schasinglulu #define ERLY_WRM_RST_FLG_FLSH_UPDT	0
13*91f16700Schasinglulu #endif
14*91f16700Schasinglulu 
15*91f16700Schasinglulu #ifndef __ASSEMBLER__
16*91f16700Schasinglulu 
17*91f16700Schasinglulu #if defined(IMAGE_BL2)
18*91f16700Schasinglulu uint32_t is_warm_boot(void);
19*91f16700Schasinglulu #endif
20*91f16700Schasinglulu 
21*91f16700Schasinglulu #if defined(IMAGE_BL31)
22*91f16700Schasinglulu int prep_n_execute_warm_reset(void);
23*91f16700Schasinglulu int _soc_sys_warm_reset(void);
24*91f16700Schasinglulu #endif
25*91f16700Schasinglulu 
26*91f16700Schasinglulu #endif	/* __ASSEMBLER__ */
27*91f16700Schasinglulu 
28*91f16700Schasinglulu #endif	/* PLAT_WARM_RST_H */
29