xref: /arm-trusted-firmware/plat/mediatek/mt8195/drivers/spm/mt_spm_suspend.c (revision 91f16700b400a8c0651d24a598fc48ee2997a0d7)
1*91f16700Schasinglulu /*
2*91f16700Schasinglulu  * Copyright (c) 2021, MediaTek Inc. All rights reserved.
3*91f16700Schasinglulu  *
4*91f16700Schasinglulu  * SPDX-License-Identifier: BSD-3-Clause
5*91f16700Schasinglulu  */
6*91f16700Schasinglulu 
7*91f16700Schasinglulu #include <common/debug.h>
8*91f16700Schasinglulu #include <lib/mmio.h>
9*91f16700Schasinglulu #include <mt_spm.h>
10*91f16700Schasinglulu #include <mt_spm_conservation.h>
11*91f16700Schasinglulu #include <mt_spm_internal.h>
12*91f16700Schasinglulu #include <mt_spm_rc_internal.h>
13*91f16700Schasinglulu #include <mt_spm_reg.h>
14*91f16700Schasinglulu #include <mt_spm_resource_req.h>
15*91f16700Schasinglulu #include <mt_spm_suspend.h>
16*91f16700Schasinglulu #include <plat_pm.h>
17*91f16700Schasinglulu #include <uart.h>
18*91f16700Schasinglulu 
19*91f16700Schasinglulu #define SPM_SUSPEND_SLEEP_PCM_FLAG			\
20*91f16700Schasinglulu 	(SPM_FLAG_DISABLE_INFRA_PDN |			\
21*91f16700Schasinglulu 	 SPM_FLAG_DISABLE_VCORE_DVS |			\
22*91f16700Schasinglulu 	 SPM_FLAG_DISABLE_VCORE_DFS |			\
23*91f16700Schasinglulu 	 SPM_FLAG_KEEP_CSYSPWRACK_HIGH |		\
24*91f16700Schasinglulu 	 SPM_FLAG_DISABLE_DRAMC_MCU_SRAM_SLEEP |	\
25*91f16700Schasinglulu 	 SPM_FLAG_SRAM_SLEEP_CTRL)
26*91f16700Schasinglulu 
27*91f16700Schasinglulu #define SPM_SUSPEND_SLEEP_PCM_FLAG1	0
28*91f16700Schasinglulu 
29*91f16700Schasinglulu #define SPM_SUSPEND_PCM_FLAG				\
30*91f16700Schasinglulu 	(SPM_FLAG_DISABLE_VCORE_DVS |			\
31*91f16700Schasinglulu 	 SPM_FLAG_DISABLE_VCORE_DFS |			\
32*91f16700Schasinglulu 	 SPM_FLAG_ENABLE_TIA_WORKAROUND |		\
33*91f16700Schasinglulu 	 SPM_FLAG_DISABLE_DRAMC_MCU_SRAM_SLEEP |	\
34*91f16700Schasinglulu 	 SPM_FLAG_SRAM_SLEEP_CTRL)
35*91f16700Schasinglulu 
36*91f16700Schasinglulu #define SPM_SUSPEND_PCM_FLAG1		0
37*91f16700Schasinglulu 
38*91f16700Schasinglulu /* Suspend spm power control */
39*91f16700Schasinglulu #define __WAKE_SRC_FOR_SUSPEND_COMMON__			\
40*91f16700Schasinglulu 	(R12_PCM_TIMER |				\
41*91f16700Schasinglulu 	 R12_KP_IRQ_B |					\
42*91f16700Schasinglulu 	 R12_APWDT_EVENT_B |				\
43*91f16700Schasinglulu 	 R12_CONN2AP_SPM_WAKEUP_B |			\
44*91f16700Schasinglulu 	 R12_EINT_EVENT_B |				\
45*91f16700Schasinglulu 	 R12_CONN_WDT_IRQ_B |				\
46*91f16700Schasinglulu 	 R12_CCIF0_EVENT_B |				\
47*91f16700Schasinglulu 	 R12_SSPM2SPM_WAKEUP_B |			\
48*91f16700Schasinglulu 	 R12_SCP2SPM_WAKEUP_B |				\
49*91f16700Schasinglulu 	 R12_USBX_CDSC_B |				\
50*91f16700Schasinglulu 	 R12_USBX_POWERDWN_B |				\
51*91f16700Schasinglulu 	 R12_SYS_TIMER_EVENT_B |			\
52*91f16700Schasinglulu 	 R12_EINT_EVENT_SECURE_B |			\
53*91f16700Schasinglulu 	 R12_SYS_CIRQ_IRQ_B |				\
54*91f16700Schasinglulu 	 R12_MD2AP_PEER_EVENT_B |			\
55*91f16700Schasinglulu 	 R12_MD1_WDT_B |				\
56*91f16700Schasinglulu 	 R12_CLDMA_EVENT_B |				\
57*91f16700Schasinglulu 	 R12_REG_CPU_WAKEUP |				\
58*91f16700Schasinglulu 	 R12_APUSYS_WAKE_HOST_B)
59*91f16700Schasinglulu 
60*91f16700Schasinglulu #if defined(CFG_MICROTRUST_TEE_SUPPORT)
61*91f16700Schasinglulu #define WAKE_SRC_FOR_SUSPEND (__WAKE_SRC_FOR_SUSPEND_COMMON__)
62*91f16700Schasinglulu #else
63*91f16700Schasinglulu #define WAKE_SRC_FOR_SUSPEND			\
64*91f16700Schasinglulu 	(__WAKE_SRC_FOR_SUSPEND_COMMON__ |	\
65*91f16700Schasinglulu 	 R12_SEJ_EVENT_B)
66*91f16700Schasinglulu #endif
67*91f16700Schasinglulu 
68*91f16700Schasinglulu static struct pwr_ctrl suspend_ctrl = {
69*91f16700Schasinglulu 	.wake_src = WAKE_SRC_FOR_SUSPEND,
70*91f16700Schasinglulu 
71*91f16700Schasinglulu 	/* SPM_AP_STANDBY_CON */
72*91f16700Schasinglulu 	/* [0] */
73*91f16700Schasinglulu 	.reg_wfi_op = 0,
74*91f16700Schasinglulu 	/* [1] */
75*91f16700Schasinglulu 	.reg_wfi_type = 0,
76*91f16700Schasinglulu 	/* [2] */
77*91f16700Schasinglulu 	.reg_mp0_cputop_idle_mask = 0,
78*91f16700Schasinglulu 	/* [3] */
79*91f16700Schasinglulu 	.reg_mp1_cputop_idle_mask = 0,
80*91f16700Schasinglulu 	/* [4] */
81*91f16700Schasinglulu 	.reg_mcusys_idle_mask = 0,
82*91f16700Schasinglulu 	/* [25] */
83*91f16700Schasinglulu 	.reg_md_apsrc_1_sel = 0,
84*91f16700Schasinglulu 	/* [26] */
85*91f16700Schasinglulu 	.reg_md_apsrc_0_sel = 0,
86*91f16700Schasinglulu 	/* [29] */
87*91f16700Schasinglulu 	.reg_conn_apsrc_sel = 0,
88*91f16700Schasinglulu 
89*91f16700Schasinglulu 	/* SPM_SRC_REQ */
90*91f16700Schasinglulu 	/* [0] */
91*91f16700Schasinglulu 	.reg_spm_apsrc_req = 0,
92*91f16700Schasinglulu 	/* [1] */
93*91f16700Schasinglulu 	.reg_spm_f26m_req = 0,
94*91f16700Schasinglulu 	/* [3] */
95*91f16700Schasinglulu 	.reg_spm_infra_req = 0,
96*91f16700Schasinglulu 	/* [4] */
97*91f16700Schasinglulu 	.reg_spm_vrf18_req = 0,
98*91f16700Schasinglulu 	/* [7] FIXME: default disable HW Auto S1*/
99*91f16700Schasinglulu 	.reg_spm_ddr_en_req = 1,
100*91f16700Schasinglulu 	/* [8] */
101*91f16700Schasinglulu 	.reg_spm_dvfs_req = 0,
102*91f16700Schasinglulu 	/* [9] */
103*91f16700Schasinglulu 	.reg_spm_sw_mailbox_req = 0,
104*91f16700Schasinglulu 	/* [10] */
105*91f16700Schasinglulu 	.reg_spm_sspm_mailbox_req = 0,
106*91f16700Schasinglulu 	/* [11] */
107*91f16700Schasinglulu 	.reg_spm_adsp_mailbox_req = 0,
108*91f16700Schasinglulu 	/* [12] */
109*91f16700Schasinglulu 	.reg_spm_scp_mailbox_req = 0,
110*91f16700Schasinglulu 
111*91f16700Schasinglulu 	/* SPM_SRC_MASK */
112*91f16700Schasinglulu 	/* [0] */
113*91f16700Schasinglulu 	.reg_sspm_srcclkena_0_mask_b = 1,
114*91f16700Schasinglulu 	/* [1] */
115*91f16700Schasinglulu 	.reg_sspm_infra_req_0_mask_b = 1,
116*91f16700Schasinglulu 	/* [2] */
117*91f16700Schasinglulu 	.reg_sspm_apsrc_req_0_mask_b = 1,
118*91f16700Schasinglulu 	/* [3] */
119*91f16700Schasinglulu 	.reg_sspm_vrf18_req_0_mask_b = 1,
120*91f16700Schasinglulu 	/* [4] */
121*91f16700Schasinglulu 	.reg_sspm_ddr_en_0_mask_b = 1,
122*91f16700Schasinglulu 	/* [5] */
123*91f16700Schasinglulu 	.reg_scp_srcclkena_mask_b = 1,
124*91f16700Schasinglulu 	/* [6] */
125*91f16700Schasinglulu 	.reg_scp_infra_req_mask_b = 1,
126*91f16700Schasinglulu 	/* [7] */
127*91f16700Schasinglulu 	.reg_scp_apsrc_req_mask_b = 1,
128*91f16700Schasinglulu 	/* [8] */
129*91f16700Schasinglulu 	.reg_scp_vrf18_req_mask_b = 1,
130*91f16700Schasinglulu 	/* [9] */
131*91f16700Schasinglulu 	.reg_scp_ddr_en_mask_b = 1,
132*91f16700Schasinglulu 	/* [10] */
133*91f16700Schasinglulu 	.reg_audio_dsp_srcclkena_mask_b = 1,
134*91f16700Schasinglulu 	/* [11] */
135*91f16700Schasinglulu 	.reg_audio_dsp_infra_req_mask_b = 1,
136*91f16700Schasinglulu 	/* [12] */
137*91f16700Schasinglulu 	.reg_audio_dsp_apsrc_req_mask_b = 1,
138*91f16700Schasinglulu 	/* [13] */
139*91f16700Schasinglulu 	.reg_audio_dsp_vrf18_req_mask_b = 1,
140*91f16700Schasinglulu 	/* [14] */
141*91f16700Schasinglulu 	.reg_audio_dsp_ddr_en_mask_b = 1,
142*91f16700Schasinglulu 	/* [15] */
143*91f16700Schasinglulu 	.reg_apu_srcclkena_mask_b = 1,
144*91f16700Schasinglulu 	/* [16] */
145*91f16700Schasinglulu 	.reg_apu_infra_req_mask_b = 1,
146*91f16700Schasinglulu 	/* [17] */
147*91f16700Schasinglulu 	.reg_apu_apsrc_req_mask_b = 1,
148*91f16700Schasinglulu 	/* [18] */
149*91f16700Schasinglulu 	.reg_apu_vrf18_req_mask_b = 1,
150*91f16700Schasinglulu 	/* [19] */
151*91f16700Schasinglulu 	.reg_apu_ddr_en_mask_b = 1,
152*91f16700Schasinglulu 	/* [20] */
153*91f16700Schasinglulu 	.reg_cpueb_srcclkena_mask_b = 1,
154*91f16700Schasinglulu 	/* [21] */
155*91f16700Schasinglulu 	.reg_cpueb_infra_req_mask_b = 1,
156*91f16700Schasinglulu 	/* [22] */
157*91f16700Schasinglulu 	.reg_cpueb_apsrc_req_mask_b = 1,
158*91f16700Schasinglulu 	/* [23] */
159*91f16700Schasinglulu 	.reg_cpueb_vrf18_req_mask_b = 1,
160*91f16700Schasinglulu 	/* [24] */
161*91f16700Schasinglulu 	.reg_cpueb_ddr_en_mask_b = 1,
162*91f16700Schasinglulu 	/* [25] */
163*91f16700Schasinglulu 	.reg_bak_psri_srcclkena_mask_b = 0,
164*91f16700Schasinglulu 	/* [26] */
165*91f16700Schasinglulu 	.reg_bak_psri_infra_req_mask_b = 0,
166*91f16700Schasinglulu 	/* [27] */
167*91f16700Schasinglulu 	.reg_bak_psri_apsrc_req_mask_b = 0,
168*91f16700Schasinglulu 	/* [28] */
169*91f16700Schasinglulu 	.reg_bak_psri_vrf18_req_mask_b = 0,
170*91f16700Schasinglulu 	/* [29] */
171*91f16700Schasinglulu 	.reg_bak_psri_ddr_en_mask_b = 0,
172*91f16700Schasinglulu 
173*91f16700Schasinglulu 	/* SPM_SRC2_MASK */
174*91f16700Schasinglulu 	/* [0] */
175*91f16700Schasinglulu 	.reg_msdc0_srcclkena_mask_b = 1,
176*91f16700Schasinglulu 	/* [1] */
177*91f16700Schasinglulu 	.reg_msdc0_infra_req_mask_b = 1,
178*91f16700Schasinglulu 	/* [2] */
179*91f16700Schasinglulu 	.reg_msdc0_apsrc_req_mask_b = 1,
180*91f16700Schasinglulu 	/* [3] */
181*91f16700Schasinglulu 	.reg_msdc0_vrf18_req_mask_b = 1,
182*91f16700Schasinglulu 	/* [4] */
183*91f16700Schasinglulu 	.reg_msdc0_ddr_en_mask_b = 1,
184*91f16700Schasinglulu 	/* [5] */
185*91f16700Schasinglulu 	.reg_msdc1_srcclkena_mask_b = 1,
186*91f16700Schasinglulu 	/* [6] */
187*91f16700Schasinglulu 	.reg_msdc1_infra_req_mask_b = 1,
188*91f16700Schasinglulu 	/* [7] */
189*91f16700Schasinglulu 	.reg_msdc1_apsrc_req_mask_b = 1,
190*91f16700Schasinglulu 	/* [8] */
191*91f16700Schasinglulu 	.reg_msdc1_vrf18_req_mask_b = 1,
192*91f16700Schasinglulu 	/* [9] */
193*91f16700Schasinglulu 	.reg_msdc1_ddr_en_mask_b = 1,
194*91f16700Schasinglulu 	/* [10] */
195*91f16700Schasinglulu 	.reg_msdc2_srcclkena_mask_b = 1,
196*91f16700Schasinglulu 	/* [11] */
197*91f16700Schasinglulu 	.reg_msdc2_infra_req_mask_b = 1,
198*91f16700Schasinglulu 	/* [12] */
199*91f16700Schasinglulu 	.reg_msdc2_apsrc_req_mask_b = 1,
200*91f16700Schasinglulu 	/* [13] */
201*91f16700Schasinglulu 	.reg_msdc2_vrf18_req_mask_b = 1,
202*91f16700Schasinglulu 	/* [14] */
203*91f16700Schasinglulu 	.reg_msdc2_ddr_en_mask_b = 1,
204*91f16700Schasinglulu 	/* [15] */
205*91f16700Schasinglulu 	.reg_ufs_srcclkena_mask_b = 0,
206*91f16700Schasinglulu 	/* [16] */
207*91f16700Schasinglulu 	.reg_ufs_infra_req_mask_b = 0,
208*91f16700Schasinglulu 	/* [17] */
209*91f16700Schasinglulu 	.reg_ufs_apsrc_req_mask_b = 0,
210*91f16700Schasinglulu 	/* [18] */
211*91f16700Schasinglulu 	.reg_ufs_vrf18_req_mask_b = 0,
212*91f16700Schasinglulu 	/* [19] */
213*91f16700Schasinglulu 	.reg_ufs_ddr_en_mask_b = 0,
214*91f16700Schasinglulu 	/* [20] */
215*91f16700Schasinglulu 	.reg_usb_srcclkena_mask_b = 1,
216*91f16700Schasinglulu 	/* [21] */
217*91f16700Schasinglulu 	.reg_usb_infra_req_mask_b = 1,
218*91f16700Schasinglulu 	/* [22] */
219*91f16700Schasinglulu 	.reg_usb_apsrc_req_mask_b = 1,
220*91f16700Schasinglulu 	/* [23] */
221*91f16700Schasinglulu 	.reg_usb_vrf18_req_mask_b = 1,
222*91f16700Schasinglulu 	/* [24] */
223*91f16700Schasinglulu 	.reg_usb_ddr_en_mask_b = 1,
224*91f16700Schasinglulu 	/* [25] */
225*91f16700Schasinglulu 	.reg_pextp_p0_srcclkena_mask_b = 1,
226*91f16700Schasinglulu 	/* [26] */
227*91f16700Schasinglulu 	.reg_pextp_p0_infra_req_mask_b = 1,
228*91f16700Schasinglulu 	/* [27] */
229*91f16700Schasinglulu 	.reg_pextp_p0_apsrc_req_mask_b = 1,
230*91f16700Schasinglulu 	/* [28] */
231*91f16700Schasinglulu 	.reg_pextp_p0_vrf18_req_mask_b = 1,
232*91f16700Schasinglulu 	/* [29] */
233*91f16700Schasinglulu 	.reg_pextp_p0_ddr_en_mask_b = 1,
234*91f16700Schasinglulu 
235*91f16700Schasinglulu 	/* SPM_SRC3_MASK */
236*91f16700Schasinglulu 	/* [0] */
237*91f16700Schasinglulu 	.reg_pextp_p1_srcclkena_mask_b = 1,
238*91f16700Schasinglulu 	/* [1] */
239*91f16700Schasinglulu 	.reg_pextp_p1_infra_req_mask_b = 1,
240*91f16700Schasinglulu 	/* [2] */
241*91f16700Schasinglulu 	.reg_pextp_p1_apsrc_req_mask_b = 1,
242*91f16700Schasinglulu 	/* [3] */
243*91f16700Schasinglulu 	.reg_pextp_p1_vrf18_req_mask_b = 1,
244*91f16700Schasinglulu 	/* [4] */
245*91f16700Schasinglulu 	.reg_pextp_p1_ddr_en_mask_b = 1,
246*91f16700Schasinglulu 	/* [5] */
247*91f16700Schasinglulu 	.reg_gce0_infra_req_mask_b = 1,
248*91f16700Schasinglulu 	/* [6] */
249*91f16700Schasinglulu 	.reg_gce0_apsrc_req_mask_b = 1,
250*91f16700Schasinglulu 	/* [7] */
251*91f16700Schasinglulu 	.reg_gce0_vrf18_req_mask_b = 1,
252*91f16700Schasinglulu 	/* [8] */
253*91f16700Schasinglulu 	.reg_gce0_ddr_en_mask_b = 1,
254*91f16700Schasinglulu 	/* [9] */
255*91f16700Schasinglulu 	.reg_gce1_infra_req_mask_b = 1,
256*91f16700Schasinglulu 	/* [10] */
257*91f16700Schasinglulu 	.reg_gce1_apsrc_req_mask_b = 1,
258*91f16700Schasinglulu 	/* [11] */
259*91f16700Schasinglulu 	.reg_gce1_vrf18_req_mask_b = 1,
260*91f16700Schasinglulu 	/* [12] */
261*91f16700Schasinglulu 	.reg_gce1_ddr_en_mask_b = 1,
262*91f16700Schasinglulu 	/* [13] */
263*91f16700Schasinglulu 	.reg_spm_srcclkena_reserved_mask_b = 1,
264*91f16700Schasinglulu 	/* [14] */
265*91f16700Schasinglulu 	.reg_spm_infra_req_reserved_mask_b = 1,
266*91f16700Schasinglulu 	/* [15] */
267*91f16700Schasinglulu 	.reg_spm_apsrc_req_reserved_mask_b = 1,
268*91f16700Schasinglulu 	/* [16] */
269*91f16700Schasinglulu 	.reg_spm_vrf18_req_reserved_mask_b = 1,
270*91f16700Schasinglulu 	/* [17] */
271*91f16700Schasinglulu 	.reg_spm_ddr_en_reserved_mask_b = 1,
272*91f16700Schasinglulu 	/* [18] */
273*91f16700Schasinglulu 	.reg_disp0_apsrc_req_mask_b = 1,
274*91f16700Schasinglulu 	/* [19] */
275*91f16700Schasinglulu 	.reg_disp0_ddr_en_mask_b = 1,
276*91f16700Schasinglulu 	/* [20] */
277*91f16700Schasinglulu 	.reg_disp1_apsrc_req_mask_b = 1,
278*91f16700Schasinglulu 	/* [21] */
279*91f16700Schasinglulu 	.reg_disp1_ddr_en_mask_b = 1,
280*91f16700Schasinglulu 	/* [22] */
281*91f16700Schasinglulu 	.reg_disp2_apsrc_req_mask_b = 1,
282*91f16700Schasinglulu 	/* [23] */
283*91f16700Schasinglulu 	.reg_disp2_ddr_en_mask_b = 1,
284*91f16700Schasinglulu 	/* [24] */
285*91f16700Schasinglulu 	.reg_disp3_apsrc_req_mask_b = 1,
286*91f16700Schasinglulu 	/* [25] */
287*91f16700Schasinglulu 	.reg_disp3_ddr_en_mask_b = 1,
288*91f16700Schasinglulu 	/* [26] */
289*91f16700Schasinglulu 	.reg_infrasys_apsrc_req_mask_b = 0,
290*91f16700Schasinglulu 	/* [27] */
291*91f16700Schasinglulu 	.reg_infrasys_ddr_en_mask_b = 1,
292*91f16700Schasinglulu 
293*91f16700Schasinglulu 	/* [28] */
294*91f16700Schasinglulu 	.reg_cg_check_srcclkena_mask_b = 1,
295*91f16700Schasinglulu 	/* [29] */
296*91f16700Schasinglulu 	.reg_cg_check_apsrc_req_mask_b = 1,
297*91f16700Schasinglulu 	/* [30] */
298*91f16700Schasinglulu 	.reg_cg_check_vrf18_req_mask_b = 1,
299*91f16700Schasinglulu 	/* [31] */
300*91f16700Schasinglulu 	.reg_cg_check_ddr_en_mask_b = 1,
301*91f16700Schasinglulu 
302*91f16700Schasinglulu 	/* SPM_SRC4_MASK */
303*91f16700Schasinglulu 	/* [8:0] */
304*91f16700Schasinglulu 	.reg_mcusys_merge_apsrc_req_mask_b = 0x17,
305*91f16700Schasinglulu 	/* [17:9] */
306*91f16700Schasinglulu 	.reg_mcusys_merge_ddr_en_mask_b = 0x17,
307*91f16700Schasinglulu 	/* [19:18] */
308*91f16700Schasinglulu 	.reg_dramc_md32_infra_req_mask_b = 0,
309*91f16700Schasinglulu 	/* [21:20] */
310*91f16700Schasinglulu 	.reg_dramc_md32_vrf18_req_mask_b = 0,
311*91f16700Schasinglulu 	/* [23:22] */
312*91f16700Schasinglulu 	.reg_dramc_md32_ddr_en_mask_b = 0,
313*91f16700Schasinglulu 	/* [24] */
314*91f16700Schasinglulu 	.reg_dvfsrc_event_trigger_mask_b = 1,
315*91f16700Schasinglulu 
316*91f16700Schasinglulu 	/* SPM_WAKEUP_EVENT_MASK2 */
317*91f16700Schasinglulu 	/* [3:0] */
318*91f16700Schasinglulu 	.reg_sc_sw2spm_wakeup_mask_b = 0,
319*91f16700Schasinglulu 	/* [4] */
320*91f16700Schasinglulu 	.reg_sc_adsp2spm_wakeup_mask_b = 0,
321*91f16700Schasinglulu 	/* [8:5] */
322*91f16700Schasinglulu 	.reg_sc_sspm2spm_wakeup_mask_b = 0,
323*91f16700Schasinglulu 	/* [9] */
324*91f16700Schasinglulu 	.reg_sc_scp2spm_wakeup_mask_b = 0,
325*91f16700Schasinglulu 	/* [10] */
326*91f16700Schasinglulu 	.reg_csyspwrup_ack_mask = 0,
327*91f16700Schasinglulu 	/* [11] */
328*91f16700Schasinglulu 	.reg_csyspwrup_req_mask = 1,
329*91f16700Schasinglulu 
330*91f16700Schasinglulu 	/* SPM_WAKEUP_EVENT_MASK */
331*91f16700Schasinglulu 	/* [31:0] */
332*91f16700Schasinglulu 	.reg_wakeup_event_mask = 0xC1382213,
333*91f16700Schasinglulu 
334*91f16700Schasinglulu 	/* SPM_WAKEUP_EVENT_EXT_MASK */
335*91f16700Schasinglulu 	/* [31:0] */
336*91f16700Schasinglulu 	.reg_ext_wakeup_event_mask = 0xFFFFFFFF,
337*91f16700Schasinglulu };
338*91f16700Schasinglulu 
339*91f16700Schasinglulu struct spm_lp_scen __spm_suspend = {
340*91f16700Schasinglulu 	.pwrctrl = &suspend_ctrl,
341*91f16700Schasinglulu };
342*91f16700Schasinglulu 
343*91f16700Schasinglulu int mt_spm_suspend_mode_set(int mode)
344*91f16700Schasinglulu {
345*91f16700Schasinglulu 	if (mode == MT_SPM_SUSPEND_SLEEP) {
346*91f16700Schasinglulu 		suspend_ctrl.pcm_flags = SPM_SUSPEND_SLEEP_PCM_FLAG;
347*91f16700Schasinglulu 		suspend_ctrl.pcm_flags1 = SPM_SUSPEND_SLEEP_PCM_FLAG1;
348*91f16700Schasinglulu 	} else {
349*91f16700Schasinglulu 		suspend_ctrl.pcm_flags = SPM_SUSPEND_PCM_FLAG;
350*91f16700Schasinglulu 		suspend_ctrl.pcm_flags1 = SPM_SUSPEND_PCM_FLAG1;
351*91f16700Schasinglulu 	}
352*91f16700Schasinglulu 
353*91f16700Schasinglulu 	return 0;
354*91f16700Schasinglulu }
355*91f16700Schasinglulu 
356*91f16700Schasinglulu int mt_spm_suspend_enter(int state_id, unsigned int ext_opand,
357*91f16700Schasinglulu 			 unsigned int resource_req)
358*91f16700Schasinglulu {
359*91f16700Schasinglulu 	/* If FMAudio / ADSP is active, change to sleep suspend mode */
360*91f16700Schasinglulu 	if ((ext_opand & MT_SPM_EX_OP_SET_SUSPEND_MODE) != 0U) {
361*91f16700Schasinglulu 		mt_spm_suspend_mode_set(MT_SPM_SUSPEND_SLEEP);
362*91f16700Schasinglulu 	}
363*91f16700Schasinglulu 
364*91f16700Schasinglulu 	/* Notify MCUPM that device is going suspend flow */
365*91f16700Schasinglulu 	mmio_write_32(MCUPM_MBOX_OFFSET_PDN, MCUPM_POWER_DOWN);
366*91f16700Schasinglulu 
367*91f16700Schasinglulu 	/* Notify UART to sleep */
368*91f16700Schasinglulu 	mt_uart_save();
369*91f16700Schasinglulu 
370*91f16700Schasinglulu 	return spm_conservation(state_id, ext_opand,
371*91f16700Schasinglulu 				&__spm_suspend, resource_req);
372*91f16700Schasinglulu }
373*91f16700Schasinglulu 
374*91f16700Schasinglulu void mt_spm_suspend_resume(int state_id, unsigned int ext_opand,
375*91f16700Schasinglulu 			   struct wake_status **status)
376*91f16700Schasinglulu {
377*91f16700Schasinglulu 	spm_conservation_finish(state_id, ext_opand, &__spm_suspend, status);
378*91f16700Schasinglulu 
379*91f16700Schasinglulu 	/* Notify UART to wakeup */
380*91f16700Schasinglulu 	mt_uart_restore();
381*91f16700Schasinglulu 
382*91f16700Schasinglulu 	/* Notify MCUPM that device leave suspend */
383*91f16700Schasinglulu 	mmio_write_32(MCUPM_MBOX_OFFSET_PDN, 0);
384*91f16700Schasinglulu 
385*91f16700Schasinglulu 	/* If FMAudio / ADSP is active, change back to suspend mode */
386*91f16700Schasinglulu 	if ((ext_opand & MT_SPM_EX_OP_SET_SUSPEND_MODE) != 0U) {
387*91f16700Schasinglulu 		mt_spm_suspend_mode_set(MT_SPM_SUSPEND_SYSTEM_PDN);
388*91f16700Schasinglulu 	}
389*91f16700Schasinglulu }
390*91f16700Schasinglulu 
391*91f16700Schasinglulu void mt_spm_suspend_init(void)
392*91f16700Schasinglulu {
393*91f16700Schasinglulu 	spm_conservation_pwrctrl_init(__spm_suspend.pwrctrl);
394*91f16700Schasinglulu }
395