xref: /arm-trusted-firmware/plat/mediatek/mt8195/drivers/spm/mt_spm_idle.c (revision 91f16700b400a8c0651d24a598fc48ee2997a0d7)
1*91f16700Schasinglulu /*
2*91f16700Schasinglulu  * Copyright (c) 2021, MediaTek Inc. All rights reserved.
3*91f16700Schasinglulu  *
4*91f16700Schasinglulu  * SPDX-License-Identifier: BSD-3-Clause
5*91f16700Schasinglulu  */
6*91f16700Schasinglulu 
7*91f16700Schasinglulu #include <common/debug.h>
8*91f16700Schasinglulu #include <lib/mmio.h>
9*91f16700Schasinglulu 
10*91f16700Schasinglulu #include <mt_spm.h>
11*91f16700Schasinglulu #include <mt_spm_conservation.h>
12*91f16700Schasinglulu #include <mt_spm_idle.h>
13*91f16700Schasinglulu #include <mt_spm_internal.h>
14*91f16700Schasinglulu #include <mt_spm_reg.h>
15*91f16700Schasinglulu #include <mt_spm_resource_req.h>
16*91f16700Schasinglulu #include <plat_pm.h>
17*91f16700Schasinglulu 
18*91f16700Schasinglulu #define __WAKE_SRC_FOR_IDLE_COMMON__	\
19*91f16700Schasinglulu 	(R12_PCM_TIMER |		\
20*91f16700Schasinglulu 	 R12_KP_IRQ_B |			\
21*91f16700Schasinglulu 	 R12_APWDT_EVENT_B |		\
22*91f16700Schasinglulu 	 R12_APXGPT1_EVENT_B |		\
23*91f16700Schasinglulu 	 R12_CONN2AP_SPM_WAKEUP_B |	\
24*91f16700Schasinglulu 	 R12_EINT_EVENT_B |		\
25*91f16700Schasinglulu 	 R12_CONN_WDT_IRQ_B |		\
26*91f16700Schasinglulu 	 R12_CCIF0_EVENT_B |		\
27*91f16700Schasinglulu 	 R12_SSPM2SPM_WAKEUP_B |	\
28*91f16700Schasinglulu 	 R12_SCP2SPM_WAKEUP_B |		\
29*91f16700Schasinglulu 	 R12_ADSP2SPM_WAKEUP_B |	\
30*91f16700Schasinglulu 	 R12_USBX_CDSC_B |		\
31*91f16700Schasinglulu 	 R12_USBX_POWERDWN_B |		\
32*91f16700Schasinglulu 	 R12_SYS_TIMER_EVENT_B |	\
33*91f16700Schasinglulu 	 R12_EINT_EVENT_SECURE_B |	\
34*91f16700Schasinglulu 	 R12_AFE_IRQ_MCU_B |		\
35*91f16700Schasinglulu 	 R12_SYS_CIRQ_IRQ_B |		\
36*91f16700Schasinglulu 	 R12_MD2AP_PEER_EVENT_B |	\
37*91f16700Schasinglulu 	 R12_MD1_WDT_B |		\
38*91f16700Schasinglulu 	 R12_CLDMA_EVENT_B |		\
39*91f16700Schasinglulu 	 R12_REG_CPU_WAKEUP |		\
40*91f16700Schasinglulu 	 R12_APUSYS_WAKE_HOST_B)
41*91f16700Schasinglulu 
42*91f16700Schasinglulu #if defined(CFG_MICROTRUST_TEE_SUPPORT)
43*91f16700Schasinglulu #define WAKE_SRC_FOR_IDLE (__WAKE_SRC_FOR_IDLE_COMMON__)
44*91f16700Schasinglulu #else
45*91f16700Schasinglulu #define WAKE_SRC_FOR_IDLE		\
46*91f16700Schasinglulu 	(__WAKE_SRC_FOR_IDLE_COMMON__ |	\
47*91f16700Schasinglulu 	  R12_SEJ_EVENT_B)
48*91f16700Schasinglulu #endif
49*91f16700Schasinglulu 
50*91f16700Schasinglulu static struct pwr_ctrl idle_spm_pwr = {
51*91f16700Schasinglulu 	.wake_src = WAKE_SRC_FOR_IDLE,
52*91f16700Schasinglulu 
53*91f16700Schasinglulu 	/* SPM_AP_STANDBY_CON */
54*91f16700Schasinglulu 	/* [0] */
55*91f16700Schasinglulu 	.reg_wfi_op = 0,
56*91f16700Schasinglulu 	/* [1] */
57*91f16700Schasinglulu 	.reg_wfi_type = 0,
58*91f16700Schasinglulu 	/* [2] */
59*91f16700Schasinglulu 	.reg_mp0_cputop_idle_mask = 0,
60*91f16700Schasinglulu 	/* [3] */
61*91f16700Schasinglulu 	.reg_mp1_cputop_idle_mask = 0,
62*91f16700Schasinglulu 	/* [4] */
63*91f16700Schasinglulu 	.reg_mcusys_idle_mask = 0,
64*91f16700Schasinglulu 	/* [25] */
65*91f16700Schasinglulu 	.reg_md_apsrc_1_sel = 0,
66*91f16700Schasinglulu 	/* [26] */
67*91f16700Schasinglulu 	.reg_md_apsrc_0_sel = 0,
68*91f16700Schasinglulu 	/* [29] */
69*91f16700Schasinglulu 	.reg_conn_apsrc_sel = 0,
70*91f16700Schasinglulu 
71*91f16700Schasinglulu 	/* SPM_SRC_REQ */
72*91f16700Schasinglulu 	/* [0] */
73*91f16700Schasinglulu 	.reg_spm_apsrc_req = 0,
74*91f16700Schasinglulu 	/* [1] */
75*91f16700Schasinglulu 	.reg_spm_f26m_req = 1,
76*91f16700Schasinglulu 	/* [3] */
77*91f16700Schasinglulu 	.reg_spm_infra_req = 1,
78*91f16700Schasinglulu 	/* [4] */
79*91f16700Schasinglulu 	.reg_spm_vrf18_req = 0,
80*91f16700Schasinglulu 	/* [7] FIXME: default disable HW Auto S1 */
81*91f16700Schasinglulu 	.reg_spm_ddr_en_req = 1,
82*91f16700Schasinglulu 	/* [8] */
83*91f16700Schasinglulu 	.reg_spm_dvfs_req = 0,
84*91f16700Schasinglulu 	/* [9] */
85*91f16700Schasinglulu 	.reg_spm_sw_mailbox_req = 0,
86*91f16700Schasinglulu 	/* [10] */
87*91f16700Schasinglulu 	.reg_spm_sspm_mailbox_req = 0,
88*91f16700Schasinglulu 	/* [11] */
89*91f16700Schasinglulu 	.reg_spm_adsp_mailbox_req = 0,
90*91f16700Schasinglulu 	/* [12] */
91*91f16700Schasinglulu 	.reg_spm_scp_mailbox_req = 0,
92*91f16700Schasinglulu 
93*91f16700Schasinglulu 
94*91f16700Schasinglulu 	/* SPM_SRC_MASK */
95*91f16700Schasinglulu 	/* [0] */
96*91f16700Schasinglulu 	.reg_sspm_srcclkena_0_mask_b = 1,
97*91f16700Schasinglulu 	/* [1] */
98*91f16700Schasinglulu 	.reg_sspm_infra_req_0_mask_b = 1,
99*91f16700Schasinglulu 	/* [2] */
100*91f16700Schasinglulu 	.reg_sspm_apsrc_req_0_mask_b = 1,
101*91f16700Schasinglulu 	/* [3] */
102*91f16700Schasinglulu 	.reg_sspm_vrf18_req_0_mask_b = 1,
103*91f16700Schasinglulu 	/* [4] */
104*91f16700Schasinglulu 	.reg_sspm_ddr_en_0_mask_b = 1,
105*91f16700Schasinglulu 	/* [5] */
106*91f16700Schasinglulu 	.reg_scp_srcclkena_mask_b = 1,
107*91f16700Schasinglulu 	/* [6] */
108*91f16700Schasinglulu 	.reg_scp_infra_req_mask_b = 1,
109*91f16700Schasinglulu 	/* [7] */
110*91f16700Schasinglulu 	.reg_scp_apsrc_req_mask_b = 1,
111*91f16700Schasinglulu 	/* [8] */
112*91f16700Schasinglulu 	.reg_scp_vrf18_req_mask_b = 1,
113*91f16700Schasinglulu 	/* [9] */
114*91f16700Schasinglulu 	.reg_scp_ddr_en_mask_b = 1,
115*91f16700Schasinglulu 	/* [10] */
116*91f16700Schasinglulu 	.reg_audio_dsp_srcclkena_mask_b = 1,
117*91f16700Schasinglulu 	/* [11] */
118*91f16700Schasinglulu 	.reg_audio_dsp_infra_req_mask_b = 1,
119*91f16700Schasinglulu 	/* [12] */
120*91f16700Schasinglulu 	.reg_audio_dsp_apsrc_req_mask_b = 1,
121*91f16700Schasinglulu 	/* [13] */
122*91f16700Schasinglulu 	.reg_audio_dsp_vrf18_req_mask_b = 1,
123*91f16700Schasinglulu 	/* [14] */
124*91f16700Schasinglulu 	.reg_audio_dsp_ddr_en_mask_b = 1,
125*91f16700Schasinglulu 	/* [15] */
126*91f16700Schasinglulu 	.reg_apu_srcclkena_mask_b = 1,
127*91f16700Schasinglulu 	/* [16] */
128*91f16700Schasinglulu 	.reg_apu_infra_req_mask_b = 1,
129*91f16700Schasinglulu 	/* [17] */
130*91f16700Schasinglulu 	.reg_apu_apsrc_req_mask_b = 1,
131*91f16700Schasinglulu 	/* [18] */
132*91f16700Schasinglulu 	.reg_apu_vrf18_req_mask_b = 1,
133*91f16700Schasinglulu 	/* [19] */
134*91f16700Schasinglulu 	.reg_apu_ddr_en_mask_b = 1,
135*91f16700Schasinglulu 	/* [20] */
136*91f16700Schasinglulu 	.reg_cpueb_srcclkena_mask_b = 1,
137*91f16700Schasinglulu 	/* [21] */
138*91f16700Schasinglulu 	.reg_cpueb_infra_req_mask_b = 1,
139*91f16700Schasinglulu 	/* [22] */
140*91f16700Schasinglulu 	.reg_cpueb_apsrc_req_mask_b = 1,
141*91f16700Schasinglulu 	/* [23] */
142*91f16700Schasinglulu 	.reg_cpueb_vrf18_req_mask_b = 1,
143*91f16700Schasinglulu 	/* [24] */
144*91f16700Schasinglulu 	.reg_cpueb_ddr_en_mask_b = 1,
145*91f16700Schasinglulu 	/* [25] */
146*91f16700Schasinglulu 	.reg_bak_psri_srcclkena_mask_b = 0,
147*91f16700Schasinglulu 	/* [26] */
148*91f16700Schasinglulu 	.reg_bak_psri_infra_req_mask_b = 0,
149*91f16700Schasinglulu 	/* [27] */
150*91f16700Schasinglulu 	.reg_bak_psri_apsrc_req_mask_b = 0,
151*91f16700Schasinglulu 	/* [28] */
152*91f16700Schasinglulu 	.reg_bak_psri_vrf18_req_mask_b = 0,
153*91f16700Schasinglulu 	/* [29] */
154*91f16700Schasinglulu 	.reg_bak_psri_ddr_en_mask_b = 0,
155*91f16700Schasinglulu 
156*91f16700Schasinglulu 	/* SPM_SRC2_MASK */
157*91f16700Schasinglulu 	/* [0] */
158*91f16700Schasinglulu 	.reg_msdc0_srcclkena_mask_b = 1,
159*91f16700Schasinglulu 	/* [1] */
160*91f16700Schasinglulu 	.reg_msdc0_infra_req_mask_b = 1,
161*91f16700Schasinglulu 	/* [2] */
162*91f16700Schasinglulu 	.reg_msdc0_apsrc_req_mask_b = 1,
163*91f16700Schasinglulu 	/* [3] */
164*91f16700Schasinglulu 	.reg_msdc0_vrf18_req_mask_b = 1,
165*91f16700Schasinglulu 	/* [4] */
166*91f16700Schasinglulu 	.reg_msdc0_ddr_en_mask_b = 1,
167*91f16700Schasinglulu 	/* [5] */
168*91f16700Schasinglulu 	.reg_msdc1_srcclkena_mask_b = 1,
169*91f16700Schasinglulu 	/* [6] */
170*91f16700Schasinglulu 	.reg_msdc1_infra_req_mask_b = 1,
171*91f16700Schasinglulu 	/* [7] */
172*91f16700Schasinglulu 	.reg_msdc1_apsrc_req_mask_b = 1,
173*91f16700Schasinglulu 	/* [8] */
174*91f16700Schasinglulu 	.reg_msdc1_vrf18_req_mask_b = 1,
175*91f16700Schasinglulu 	/* [9] */
176*91f16700Schasinglulu 	.reg_msdc1_ddr_en_mask_b = 1,
177*91f16700Schasinglulu 	/* [10] */
178*91f16700Schasinglulu 	.reg_msdc2_srcclkena_mask_b = 1,
179*91f16700Schasinglulu 	/* [11] */
180*91f16700Schasinglulu 	.reg_msdc2_infra_req_mask_b = 1,
181*91f16700Schasinglulu 	/* [12] */
182*91f16700Schasinglulu 	.reg_msdc2_apsrc_req_mask_b = 1,
183*91f16700Schasinglulu 	/* [13] */
184*91f16700Schasinglulu 	.reg_msdc2_vrf18_req_mask_b = 1,
185*91f16700Schasinglulu 	/* [14] */
186*91f16700Schasinglulu 	.reg_msdc2_ddr_en_mask_b = 1,
187*91f16700Schasinglulu 	/* [15] */
188*91f16700Schasinglulu 	.reg_ufs_srcclkena_mask_b = 1,
189*91f16700Schasinglulu 	/* [16] */
190*91f16700Schasinglulu 	.reg_ufs_infra_req_mask_b = 1,
191*91f16700Schasinglulu 	/* [17] */
192*91f16700Schasinglulu 	.reg_ufs_apsrc_req_mask_b = 1,
193*91f16700Schasinglulu 	/* [18] */
194*91f16700Schasinglulu 	.reg_ufs_vrf18_req_mask_b = 1,
195*91f16700Schasinglulu 	/* [19] */
196*91f16700Schasinglulu 	.reg_ufs_ddr_en_mask_b = 1,
197*91f16700Schasinglulu 	/* [20] */
198*91f16700Schasinglulu 	.reg_usb_srcclkena_mask_b = 1,
199*91f16700Schasinglulu 	/* [21] */
200*91f16700Schasinglulu 	.reg_usb_infra_req_mask_b = 1,
201*91f16700Schasinglulu 	/* [22] */
202*91f16700Schasinglulu 	.reg_usb_apsrc_req_mask_b = 1,
203*91f16700Schasinglulu 	/* [23] */
204*91f16700Schasinglulu 	.reg_usb_vrf18_req_mask_b = 1,
205*91f16700Schasinglulu 	/* [24] */
206*91f16700Schasinglulu 	.reg_usb_ddr_en_mask_b = 1,
207*91f16700Schasinglulu 	/* [25] */
208*91f16700Schasinglulu 	.reg_pextp_p0_srcclkena_mask_b = 1,
209*91f16700Schasinglulu 	/* [26] */
210*91f16700Schasinglulu 	.reg_pextp_p0_infra_req_mask_b = 1,
211*91f16700Schasinglulu 	/* [27] */
212*91f16700Schasinglulu 	.reg_pextp_p0_apsrc_req_mask_b = 1,
213*91f16700Schasinglulu 	/* [28] */
214*91f16700Schasinglulu 	.reg_pextp_p0_vrf18_req_mask_b = 1,
215*91f16700Schasinglulu 	/* [29] */
216*91f16700Schasinglulu 	.reg_pextp_p0_ddr_en_mask_b = 1,
217*91f16700Schasinglulu 
218*91f16700Schasinglulu 	/* SPM_SRC3_MASK */
219*91f16700Schasinglulu 	/* [0] */
220*91f16700Schasinglulu 	.reg_pextp_p1_srcclkena_mask_b = 1,
221*91f16700Schasinglulu 	/* [1] */
222*91f16700Schasinglulu 	.reg_pextp_p1_infra_req_mask_b = 1,
223*91f16700Schasinglulu 	/* [2] */
224*91f16700Schasinglulu 	.reg_pextp_p1_apsrc_req_mask_b = 1,
225*91f16700Schasinglulu 	/* [3] */
226*91f16700Schasinglulu 	.reg_pextp_p1_vrf18_req_mask_b = 1,
227*91f16700Schasinglulu 	/* [4] */
228*91f16700Schasinglulu 	.reg_pextp_p1_ddr_en_mask_b = 1,
229*91f16700Schasinglulu 	/* [5] */
230*91f16700Schasinglulu 	.reg_gce0_infra_req_mask_b = 1,
231*91f16700Schasinglulu 	/* [6] */
232*91f16700Schasinglulu 	.reg_gce0_apsrc_req_mask_b = 1,
233*91f16700Schasinglulu 	/* [7] */
234*91f16700Schasinglulu 	.reg_gce0_vrf18_req_mask_b = 1,
235*91f16700Schasinglulu 	/* [8] */
236*91f16700Schasinglulu 	.reg_gce0_ddr_en_mask_b = 1,
237*91f16700Schasinglulu 	/* [9] */
238*91f16700Schasinglulu 	.reg_gce1_infra_req_mask_b = 1,
239*91f16700Schasinglulu 	/* [10] */
240*91f16700Schasinglulu 	.reg_gce1_apsrc_req_mask_b = 1,
241*91f16700Schasinglulu 	/* [11] */
242*91f16700Schasinglulu 	.reg_gce1_vrf18_req_mask_b = 1,
243*91f16700Schasinglulu 	/* [12] */
244*91f16700Schasinglulu 	.reg_gce1_ddr_en_mask_b = 1,
245*91f16700Schasinglulu 	/* [13] */
246*91f16700Schasinglulu 	.reg_spm_srcclkena_reserved_mask_b = 1,
247*91f16700Schasinglulu 	/* [14] */
248*91f16700Schasinglulu 	.reg_spm_infra_req_reserved_mask_b = 1,
249*91f16700Schasinglulu 	/* [15] */
250*91f16700Schasinglulu 	.reg_spm_apsrc_req_reserved_mask_b = 1,
251*91f16700Schasinglulu 	/* [16] */
252*91f16700Schasinglulu 	.reg_spm_vrf18_req_reserved_mask_b = 1,
253*91f16700Schasinglulu 	/* [17] */
254*91f16700Schasinglulu 	.reg_spm_ddr_en_reserved_mask_b = 1,
255*91f16700Schasinglulu 	/* [18] */
256*91f16700Schasinglulu 	.reg_disp0_apsrc_req_mask_b = 1,
257*91f16700Schasinglulu 	/* [19] */
258*91f16700Schasinglulu 	.reg_disp0_ddr_en_mask_b = 1,
259*91f16700Schasinglulu 	/* [20] */
260*91f16700Schasinglulu 	.reg_disp1_apsrc_req_mask_b = 1,
261*91f16700Schasinglulu 	/* [21] */
262*91f16700Schasinglulu 	.reg_disp1_ddr_en_mask_b = 1,
263*91f16700Schasinglulu 	/* [22] */
264*91f16700Schasinglulu 	.reg_disp2_apsrc_req_mask_b = 1,
265*91f16700Schasinglulu 	/* [23] */
266*91f16700Schasinglulu 	.reg_disp2_ddr_en_mask_b = 1,
267*91f16700Schasinglulu 	/* [24] */
268*91f16700Schasinglulu 	.reg_disp3_apsrc_req_mask_b = 1,
269*91f16700Schasinglulu 	/* [25] */
270*91f16700Schasinglulu 	.reg_disp3_ddr_en_mask_b = 1,
271*91f16700Schasinglulu 	/* [26] */
272*91f16700Schasinglulu 	.reg_infrasys_apsrc_req_mask_b = 0,
273*91f16700Schasinglulu 	/* [27] */
274*91f16700Schasinglulu 	.reg_infrasys_ddr_en_mask_b = 1,
275*91f16700Schasinglulu 
276*91f16700Schasinglulu 	/* [28] */
277*91f16700Schasinglulu 	.reg_cg_check_srcclkena_mask_b = 1,
278*91f16700Schasinglulu 	/* [29] */
279*91f16700Schasinglulu 	.reg_cg_check_apsrc_req_mask_b = 1,
280*91f16700Schasinglulu 	/* [30] */
281*91f16700Schasinglulu 	.reg_cg_check_vrf18_req_mask_b = 1,
282*91f16700Schasinglulu 	/* [31] */
283*91f16700Schasinglulu 	.reg_cg_check_ddr_en_mask_b = 1,
284*91f16700Schasinglulu 
285*91f16700Schasinglulu 	/* SPM_SRC4_MASK */
286*91f16700Schasinglulu 	/* [8:0] */
287*91f16700Schasinglulu 	.reg_mcusys_merge_apsrc_req_mask_b = 0x17,
288*91f16700Schasinglulu 	/* [17:9] */
289*91f16700Schasinglulu 	.reg_mcusys_merge_ddr_en_mask_b = 0x17,
290*91f16700Schasinglulu 	/* [19:18] */
291*91f16700Schasinglulu 	.reg_dramc_md32_infra_req_mask_b = 0,
292*91f16700Schasinglulu 	/* [21:20] */
293*91f16700Schasinglulu 	.reg_dramc_md32_vrf18_req_mask_b = 0,
294*91f16700Schasinglulu 	/* [23:22] */
295*91f16700Schasinglulu 	.reg_dramc_md32_ddr_en_mask_b = 0,
296*91f16700Schasinglulu 	/* [24] */
297*91f16700Schasinglulu 	.reg_dvfsrc_event_trigger_mask_b = 1,
298*91f16700Schasinglulu 
299*91f16700Schasinglulu 	/* SPM_WAKEUP_EVENT_MASK2 */
300*91f16700Schasinglulu 	/* [3:0] */
301*91f16700Schasinglulu 	.reg_sc_sw2spm_wakeup_mask_b = 0,
302*91f16700Schasinglulu 	/* [4] */
303*91f16700Schasinglulu 	.reg_sc_adsp2spm_wakeup_mask_b = 0,
304*91f16700Schasinglulu 	/* [8:5] */
305*91f16700Schasinglulu 	.reg_sc_sspm2spm_wakeup_mask_b = 0,
306*91f16700Schasinglulu 	/* [9] */
307*91f16700Schasinglulu 	.reg_sc_scp2spm_wakeup_mask_b = 0,
308*91f16700Schasinglulu 	/* [10] */
309*91f16700Schasinglulu 	.reg_csyspwrup_ack_mask = 0,
310*91f16700Schasinglulu 	/* [11] */
311*91f16700Schasinglulu 	.reg_csyspwrup_req_mask = 1,
312*91f16700Schasinglulu 
313*91f16700Schasinglulu 	/* SPM_WAKEUP_EVENT_MASK */
314*91f16700Schasinglulu 	/* [31:0] */
315*91f16700Schasinglulu 	.reg_wakeup_event_mask = 0xC1282203,
316*91f16700Schasinglulu 
317*91f16700Schasinglulu 	/* SPM_WAKEUP_EVENT_EXT_MASK */
318*91f16700Schasinglulu 	/* [31:0] */
319*91f16700Schasinglulu 	.reg_ext_wakeup_event_mask = 0xFFFFFFFF,
320*91f16700Schasinglulu };
321*91f16700Schasinglulu 
322*91f16700Schasinglulu struct spm_lp_scen idle_spm_lp = {
323*91f16700Schasinglulu 	.pwrctrl = &idle_spm_pwr,
324*91f16700Schasinglulu };
325*91f16700Schasinglulu 
326*91f16700Schasinglulu int mt_spm_idle_generic_enter(int state_id, unsigned int ext_opand,
327*91f16700Schasinglulu 			      spm_idle_conduct fn)
328*91f16700Schasinglulu {
329*91f16700Schasinglulu 	unsigned int src_req = 0;
330*91f16700Schasinglulu 
331*91f16700Schasinglulu 	if (fn != NULL) {
332*91f16700Schasinglulu 		fn(&idle_spm_lp, &src_req);
333*91f16700Schasinglulu 	}
334*91f16700Schasinglulu 
335*91f16700Schasinglulu 	return spm_conservation(state_id, ext_opand, &idle_spm_lp, src_req);
336*91f16700Schasinglulu }
337*91f16700Schasinglulu void mt_spm_idle_generic_resume(int state_id, unsigned int ext_opand,
338*91f16700Schasinglulu 				struct wake_status **status)
339*91f16700Schasinglulu {
340*91f16700Schasinglulu 	spm_conservation_finish(state_id, ext_opand, &idle_spm_lp, status);
341*91f16700Schasinglulu }
342*91f16700Schasinglulu 
343*91f16700Schasinglulu void mt_spm_idle_generic_init(void)
344*91f16700Schasinglulu {
345*91f16700Schasinglulu 	spm_conservation_pwrctrl_init(idle_spm_lp.pwrctrl);
346*91f16700Schasinglulu }
347