xref: /arm-trusted-firmware/plat/mediatek/mt8192/drivers/dfd/plat_dfd.c (revision 91f16700b400a8c0651d24a598fc48ee2997a0d7)
1*91f16700Schasinglulu /*
2*91f16700Schasinglulu  * Copyright (c) 2021, MediaTek Inc. All rights reserved.
3*91f16700Schasinglulu  *
4*91f16700Schasinglulu  * SPDX-License-Identifier: BSD-3-Clause
5*91f16700Schasinglulu  */
6*91f16700Schasinglulu #include <arch_helpers.h>
7*91f16700Schasinglulu #include <common/debug.h>
8*91f16700Schasinglulu #include <lib/mmio.h>
9*91f16700Schasinglulu #include <mtk_sip_svc.h>
10*91f16700Schasinglulu #include <plat_dfd.h>
11*91f16700Schasinglulu 
12*91f16700Schasinglulu static bool dfd_enabled;
13*91f16700Schasinglulu static uint64_t dfd_base_addr;
14*91f16700Schasinglulu static uint64_t dfd_chain_length;
15*91f16700Schasinglulu static uint64_t dfd_cache_dump;
16*91f16700Schasinglulu 
17*91f16700Schasinglulu static void dfd_setup(uint64_t base_addr, uint64_t chain_length,
18*91f16700Schasinglulu 		      uint64_t cache_dump)
19*91f16700Schasinglulu {
20*91f16700Schasinglulu 	/* bit[0]: rg_rw_dfd_internal_dump_en -> 1 */
21*91f16700Schasinglulu 	/* bit[2]: rg_rw_dfd_clock_stop_en -> 1 */
22*91f16700Schasinglulu 	sync_writel(DFD_INTERNAL_CTL, 0x5);
23*91f16700Schasinglulu 
24*91f16700Schasinglulu 	/* bit[13]: xreset_b_update_disable */
25*91f16700Schasinglulu 	mmio_setbits_32(DFD_INTERNAL_CTL, 0x1 << 13);
26*91f16700Schasinglulu 
27*91f16700Schasinglulu 	/*
28*91f16700Schasinglulu 	 * bit[10:3]: DFD trigger selection mask
29*91f16700Schasinglulu 	 * bit[3]: rg_rw_dfd_trigger_sel[0] = 1(enable wdt trigger)
30*91f16700Schasinglulu 	 * bit[4]: rg_rw_dfd_trigger_sel[1] = 1(enable HW trigger)
31*91f16700Schasinglulu 	 * bit[5]: rg_rw_dfd_trigger_sel[2] = 1(enable SW trigger)
32*91f16700Schasinglulu 	 * bit[6]: rg_rw_dfd_trigger_sel[3] = 1(enable SW non-security trigger)
33*91f16700Schasinglulu 	 * bit[7]: rg_rw_dfd_trigger_sel[4] = 1(enable timer trigger)
34*91f16700Schasinglulu 	 */
35*91f16700Schasinglulu 	mmio_setbits_32(DFD_INTERNAL_CTL, 0x1 << 3);
36*91f16700Schasinglulu 
37*91f16700Schasinglulu 	/* bit[20:19]: rg_dfd_armpll_div_mux_sel switch to PLL2 for DFD */
38*91f16700Schasinglulu 	mmio_setbits_32(DFD_INTERNAL_CTL, 0x3 << 19);
39*91f16700Schasinglulu 
40*91f16700Schasinglulu 	/*
41*91f16700Schasinglulu 	 * bit[0]: rg_rw_dfd_auto_power_on = 1
42*91f16700Schasinglulu 	 * bit[2:1]: rg_rw_dfd_auto_power_on_dely = 1(10us)
43*91f16700Schasinglulu 	 * bit[4:2]: rg_rw_dfd_power_on_wait_time = 1(20us)
44*91f16700Schasinglulu 	 */
45*91f16700Schasinglulu 	mmio_write_32(DFD_INTERNAL_PWR_ON, 0xB);
46*91f16700Schasinglulu 
47*91f16700Schasinglulu 	/* longest scan chain length */
48*91f16700Schasinglulu 	mmio_write_32(DFD_CHAIN_LENGTH0, chain_length);
49*91f16700Schasinglulu 
50*91f16700Schasinglulu 	/* bit[1:0]: rg_rw_dfd_shift_clock_ratio */
51*91f16700Schasinglulu 	mmio_write_32(DFD_INTERNAL_SHIFT_CLK_RATIO, 0x0);
52*91f16700Schasinglulu 
53*91f16700Schasinglulu 	/* rg_dfd_test_so_over_64 */
54*91f16700Schasinglulu 	mmio_write_32(DFD_INTERNAL_TEST_SO_OVER_64, 0x1);
55*91f16700Schasinglulu 
56*91f16700Schasinglulu 	/* DFD3.0 */
57*91f16700Schasinglulu 	mmio_write_32(DFD_TEST_SI_0, DFD_TEST_SI_0_CACHE_DIS_VAL);
58*91f16700Schasinglulu 	mmio_write_32(DFD_TEST_SI_1, DFD_TEST_SI_1_VAL);
59*91f16700Schasinglulu 	mmio_write_32(DFD_TEST_SI_2, DFD_TEST_SI_2_VAL);
60*91f16700Schasinglulu 	mmio_write_32(DFD_TEST_SI_3, DFD_TEST_SI_3_VAL);
61*91f16700Schasinglulu 
62*91f16700Schasinglulu 	/* for iLDO feature */
63*91f16700Schasinglulu 	sync_writel(DFD_POWER_CTL, 0xF9);
64*91f16700Schasinglulu 
65*91f16700Schasinglulu 	/* set base address */
66*91f16700Schasinglulu 	mmio_write_32(DFD_O_SET_BASEADDR_REG, base_addr >> 24);
67*91f16700Schasinglulu 
68*91f16700Schasinglulu 	/*
69*91f16700Schasinglulu 	 * disable sleep protect of DFD
70*91f16700Schasinglulu 	 * 10001220[8]: protect_en_reg[8]
71*91f16700Schasinglulu 	 * 10001a3c[2]: infra_mcu_pwr_ctl_mask[2]
72*91f16700Schasinglulu 	 */
73*91f16700Schasinglulu 	mmio_clrbits_32(DFD_O_PROTECT_EN_REG, 1 << 8);
74*91f16700Schasinglulu 	mmio_clrbits_32(DFD_O_INTRF_MCU_PWR_CTL_MASK, 1 << 2);
75*91f16700Schasinglulu 
76*91f16700Schasinglulu 	/* clean DFD trigger status */
77*91f16700Schasinglulu 	sync_writel(DFD_CLEAN_STATUS, 0x1);
78*91f16700Schasinglulu 	sync_writel(DFD_CLEAN_STATUS, 0x0);
79*91f16700Schasinglulu 
80*91f16700Schasinglulu 	/* DFD-3.0 */
81*91f16700Schasinglulu 	sync_writel(DFD_V30_CTL, 0x1);
82*91f16700Schasinglulu 
83*91f16700Schasinglulu 	/* setup global variables for suspend and resume */
84*91f16700Schasinglulu 	dfd_enabled = true;
85*91f16700Schasinglulu 	dfd_base_addr = base_addr;
86*91f16700Schasinglulu 	dfd_chain_length = chain_length;
87*91f16700Schasinglulu 	dfd_cache_dump = cache_dump;
88*91f16700Schasinglulu 
89*91f16700Schasinglulu 	if ((cache_dump & DFD_CACHE_DUMP_ENABLE) != 0UL) {
90*91f16700Schasinglulu 		/* DFD3.5 */
91*91f16700Schasinglulu 		mmio_write_32(DFD_TEST_SI_0, DFD_TEST_SI_0_CACHE_EN_VAL);
92*91f16700Schasinglulu 		sync_writel(DFD_V35_ENALBE, 0x1);
93*91f16700Schasinglulu 		sync_writel(DFD_V35_TAP_NUMBER, 0xB);
94*91f16700Schasinglulu 		sync_writel(DFD_V35_TAP_EN, DFD_V35_TAP_EN_VAL);
95*91f16700Schasinglulu 		sync_writel(DFD_V35_SEQ0_0, DFD_V35_SEQ0_0_VAL);
96*91f16700Schasinglulu 
97*91f16700Schasinglulu 		if (cache_dump & DFD_PARITY_ERR_TRIGGER) {
98*91f16700Schasinglulu 			sync_writel(DFD_HW_TRIGGER_MASK, 0xC);
99*91f16700Schasinglulu 			mmio_setbits_32(DFD_INTERNAL_CTL, 0x1 << 4);
100*91f16700Schasinglulu 		}
101*91f16700Schasinglulu 	}
102*91f16700Schasinglulu 	dsbsy();
103*91f16700Schasinglulu }
104*91f16700Schasinglulu 
105*91f16700Schasinglulu void dfd_resume(void)
106*91f16700Schasinglulu {
107*91f16700Schasinglulu 	if (dfd_enabled == true) {
108*91f16700Schasinglulu 		dfd_setup(dfd_base_addr, dfd_chain_length, dfd_cache_dump);
109*91f16700Schasinglulu 	}
110*91f16700Schasinglulu }
111*91f16700Schasinglulu 
112*91f16700Schasinglulu uint64_t dfd_smc_dispatcher(uint64_t arg0, uint64_t arg1,
113*91f16700Schasinglulu 			    uint64_t arg2, uint64_t arg3)
114*91f16700Schasinglulu {
115*91f16700Schasinglulu 	uint64_t ret = 0L;
116*91f16700Schasinglulu 
117*91f16700Schasinglulu 	switch (arg0) {
118*91f16700Schasinglulu 	case PLAT_MTK_DFD_SETUP_MAGIC:
119*91f16700Schasinglulu 		dfd_setup(arg1, arg2, arg3);
120*91f16700Schasinglulu 		break;
121*91f16700Schasinglulu 	case PLAT_MTK_DFD_READ_MAGIC:
122*91f16700Schasinglulu 		/* only allow to access DFD register base + 0x200 */
123*91f16700Schasinglulu 		if (arg1 <= 0x200) {
124*91f16700Schasinglulu 			ret = mmio_read_32(MISC1_CFG_BASE + arg1);
125*91f16700Schasinglulu 		}
126*91f16700Schasinglulu 		break;
127*91f16700Schasinglulu 	case PLAT_MTK_DFD_WRITE_MAGIC:
128*91f16700Schasinglulu 		/* only allow to access DFD register base + 0x200 */
129*91f16700Schasinglulu 		if (arg1 <= 0x200) {
130*91f16700Schasinglulu 			sync_writel(MISC1_CFG_BASE + arg1, arg2);
131*91f16700Schasinglulu 		}
132*91f16700Schasinglulu 		break;
133*91f16700Schasinglulu 	default:
134*91f16700Schasinglulu 		ret = MTK_SIP_E_INVALID_PARAM;
135*91f16700Schasinglulu 		break;
136*91f16700Schasinglulu 	}
137*91f16700Schasinglulu 
138*91f16700Schasinglulu 	return ret;
139*91f16700Schasinglulu }
140