xref: /arm-trusted-firmware/plat/mediatek/mt8186/drivers/spm/mt_spm_idle.c (revision 91f16700b400a8c0651d24a598fc48ee2997a0d7)
1*91f16700Schasinglulu /*
2*91f16700Schasinglulu  * Copyright (c) 2022, MediaTek Inc. All rights reserved.
3*91f16700Schasinglulu  *
4*91f16700Schasinglulu  * SPDX-License-Identifier: BSD-3-Clause
5*91f16700Schasinglulu  */
6*91f16700Schasinglulu 
7*91f16700Schasinglulu #include <common/debug.h>
8*91f16700Schasinglulu #include <lib/mmio.h>
9*91f16700Schasinglulu #include <mt_spm.h>
10*91f16700Schasinglulu #include <mt_spm_conservation.h>
11*91f16700Schasinglulu #include <mt_spm_idle.h>
12*91f16700Schasinglulu #include <mt_spm_internal.h>
13*91f16700Schasinglulu #include <mt_spm_reg.h>
14*91f16700Schasinglulu #include <mt_spm_resource_req.h>
15*91f16700Schasinglulu #include <plat_pm.h>
16*91f16700Schasinglulu 
17*91f16700Schasinglulu #define __WAKE_SRC_FOR_SUSPEND_COMMON__	\
18*91f16700Schasinglulu 	(R12_PCM_TIMER |		\
19*91f16700Schasinglulu 	 R12_KP_IRQ_B |			\
20*91f16700Schasinglulu 	 R12_APWDT_EVENT_B |		\
21*91f16700Schasinglulu 	 R12_APXGPT1_EVENT_B |		\
22*91f16700Schasinglulu 	 R12_CONN2AP_SPM_WAKEUP_B |	\
23*91f16700Schasinglulu 	 R12_EINT_EVENT_B |		\
24*91f16700Schasinglulu 	 R12_CONN_WDT_IRQ_B |		\
25*91f16700Schasinglulu 	 R12_SSPM2SPM_WAKEUP_B |	\
26*91f16700Schasinglulu 	 R12_SCP2SPM_WAKEUP_B |		\
27*91f16700Schasinglulu 	 R12_ADSP2SPM_WAKEUP_B |	\
28*91f16700Schasinglulu 	 R12_USBX_CDSC_B |		\
29*91f16700Schasinglulu 	 R12_USBX_POWERDWN_B |		\
30*91f16700Schasinglulu 	 R12_SYS_TIMER_EVENT_B |	\
31*91f16700Schasinglulu 	 R12_EINT_EVENT_SECURE_B |	\
32*91f16700Schasinglulu 	 R12_AFE_IRQ_MCU_B |		\
33*91f16700Schasinglulu 	 R12_SYS_CIRQ_IRQ_B |		\
34*91f16700Schasinglulu 	 R12_NNA_WAKEUP |		\
35*91f16700Schasinglulu 	 R12_SEJ_EVENT_B |		\
36*91f16700Schasinglulu 	 R12_REG_CPU_WAKEUP)
37*91f16700Schasinglulu 
38*91f16700Schasinglulu #if defined(CFG_MICROTRUST_TEE_SUPPORT)
39*91f16700Schasinglulu #define WAKE_SRC_FOR_SUSPEND (__WAKE_SRC_FOR_SUSPEND_COMMON__)
40*91f16700Schasinglulu #else
41*91f16700Schasinglulu #define WAKE_SRC_FOR_SUSPEND			\
42*91f16700Schasinglulu 	(__WAKE_SRC_FOR_SUSPEND_COMMON__ |	\
43*91f16700Schasinglulu 	 R12_SEJ_EVENT_B)
44*91f16700Schasinglulu #endif
45*91f16700Schasinglulu 
46*91f16700Schasinglulu static struct pwr_ctrl idle_spm_pwr = {
47*91f16700Schasinglulu 	.timer_val = 0x28000,
48*91f16700Schasinglulu 	.wake_src = WAKE_SRC_FOR_SUSPEND,
49*91f16700Schasinglulu 	/* Auto-gen Start */
50*91f16700Schasinglulu 
51*91f16700Schasinglulu 	/* SPM_AP_STANDBY_CON */
52*91f16700Schasinglulu 	.reg_wfi_op = 0,
53*91f16700Schasinglulu 	.reg_wfi_type = 0,
54*91f16700Schasinglulu 	.reg_mp0_cputop_idle_mask = 0,
55*91f16700Schasinglulu 	.reg_mp1_cputop_idle_mask = 0,
56*91f16700Schasinglulu 	.reg_mcusys_idle_mask = 0,
57*91f16700Schasinglulu 	.reg_md_apsrc_1_sel = 0,
58*91f16700Schasinglulu 	.reg_md_apsrc_0_sel = 0,
59*91f16700Schasinglulu 	.reg_conn_apsrc_sel = 0,
60*91f16700Schasinglulu 
61*91f16700Schasinglulu 	/* SPM_SRC6_MASK */
62*91f16700Schasinglulu 	.reg_ccif_event_infra_req_mask_b = 0,
63*91f16700Schasinglulu 	.reg_ccif_event_apsrc_req_mask_b = 0,
64*91f16700Schasinglulu 
65*91f16700Schasinglulu 	/* SPM_SRC_REQ */
66*91f16700Schasinglulu 	.reg_spm_apsrc_req = 0,
67*91f16700Schasinglulu 	.reg_spm_f26m_req = 0,
68*91f16700Schasinglulu 	.reg_spm_infra_req = 0,
69*91f16700Schasinglulu 	.reg_spm_vrf18_req = 0,
70*91f16700Schasinglulu 	.reg_spm_ddren_req = 0,
71*91f16700Schasinglulu 	.reg_spm_dvfs_req = 0,
72*91f16700Schasinglulu 	.reg_spm_sw_mailbox_req = 0,
73*91f16700Schasinglulu 	.reg_spm_sspm_mailbox_req = 0,
74*91f16700Schasinglulu 	.reg_spm_adsp_mailbox_req = 0,
75*91f16700Schasinglulu 	.reg_spm_scp_mailbox_req = 0,
76*91f16700Schasinglulu 
77*91f16700Schasinglulu 	/* SPM_SRC_MASK */
78*91f16700Schasinglulu 	.reg_md_0_srcclkena_mask_b = 0,
79*91f16700Schasinglulu 	.reg_md_0_infra_req_mask_b = 0,
80*91f16700Schasinglulu 	.reg_md_0_apsrc_req_mask_b = 0,
81*91f16700Schasinglulu 	.reg_md_0_vrf18_req_mask_b = 0,
82*91f16700Schasinglulu 	.reg_md_0_ddren_req_mask_b = 0,
83*91f16700Schasinglulu 	.reg_md_1_srcclkena_mask_b = 0,
84*91f16700Schasinglulu 	.reg_md_1_infra_req_mask_b = 0,
85*91f16700Schasinglulu 	.reg_md_1_apsrc_req_mask_b = 0,
86*91f16700Schasinglulu 	.reg_md_1_vrf18_req_mask_b = 0,
87*91f16700Schasinglulu 	.reg_md_1_ddren_req_mask_b = 0,
88*91f16700Schasinglulu 	.reg_conn_srcclkena_mask_b = 1,
89*91f16700Schasinglulu 	.reg_conn_srcclkenb_mask_b = 0,
90*91f16700Schasinglulu 	.reg_conn_infra_req_mask_b = 1,
91*91f16700Schasinglulu 	.reg_conn_apsrc_req_mask_b = 1,
92*91f16700Schasinglulu 	.reg_conn_vrf18_req_mask_b = 1,
93*91f16700Schasinglulu 	.reg_conn_ddren_req_mask_b = 1,
94*91f16700Schasinglulu 	.reg_conn_vfe28_mask_b = 0,
95*91f16700Schasinglulu 	.reg_srcclkeni_srcclkena_mask_b = 1,
96*91f16700Schasinglulu 	.reg_srcclkeni_infra_req_mask_b = 1,
97*91f16700Schasinglulu 	.reg_infrasys_apsrc_req_mask_b = 0,
98*91f16700Schasinglulu 	.reg_infrasys_ddren_req_mask_b = 1,
99*91f16700Schasinglulu 	.reg_sspm_srcclkena_mask_b = 1,
100*91f16700Schasinglulu 	.reg_sspm_infra_req_mask_b = 1,
101*91f16700Schasinglulu 	.reg_sspm_apsrc_req_mask_b = 1,
102*91f16700Schasinglulu 	.reg_sspm_vrf18_req_mask_b = 1,
103*91f16700Schasinglulu 	.reg_sspm_ddren_req_mask_b = 1,
104*91f16700Schasinglulu 
105*91f16700Schasinglulu 	/* SPM_SRC2_MASK */
106*91f16700Schasinglulu 	.reg_scp_srcclkena_mask_b = 1,
107*91f16700Schasinglulu 	.reg_scp_infra_req_mask_b = 1,
108*91f16700Schasinglulu 	.reg_scp_apsrc_req_mask_b = 1,
109*91f16700Schasinglulu 	.reg_scp_vrf18_req_mask_b = 1,
110*91f16700Schasinglulu 	.reg_scp_ddren_req_mask_b = 1,
111*91f16700Schasinglulu 	.reg_audio_dsp_srcclkena_mask_b = 1,
112*91f16700Schasinglulu 	.reg_audio_dsp_infra_req_mask_b = 1,
113*91f16700Schasinglulu 	.reg_audio_dsp_apsrc_req_mask_b = 1,
114*91f16700Schasinglulu 	.reg_audio_dsp_vrf18_req_mask_b = 1,
115*91f16700Schasinglulu 	.reg_audio_dsp_ddren_req_mask_b = 1,
116*91f16700Schasinglulu 	.reg_ufs_srcclkena_mask_b = 1,
117*91f16700Schasinglulu 	.reg_ufs_infra_req_mask_b = 1,
118*91f16700Schasinglulu 	.reg_ufs_apsrc_req_mask_b = 1,
119*91f16700Schasinglulu 	.reg_ufs_vrf18_req_mask_b = 1,
120*91f16700Schasinglulu 	.reg_ufs_ddren_req_mask_b = 1,
121*91f16700Schasinglulu 	.reg_disp0_apsrc_req_mask_b = 1,
122*91f16700Schasinglulu 	.reg_disp0_ddren_req_mask_b = 1,
123*91f16700Schasinglulu 	.reg_disp1_apsrc_req_mask_b = 1,
124*91f16700Schasinglulu 	.reg_disp1_ddren_req_mask_b = 1,
125*91f16700Schasinglulu 	.reg_gce_infra_req_mask_b = 1,
126*91f16700Schasinglulu 	.reg_gce_apsrc_req_mask_b = 1,
127*91f16700Schasinglulu 	.reg_gce_vrf18_req_mask_b = 1,
128*91f16700Schasinglulu 	.reg_gce_ddren_req_mask_b = 1,
129*91f16700Schasinglulu 	.reg_apu_srcclkena_mask_b = 0,
130*91f16700Schasinglulu 	.reg_apu_infra_req_mask_b = 0,
131*91f16700Schasinglulu 	.reg_apu_apsrc_req_mask_b = 0,
132*91f16700Schasinglulu 	.reg_apu_vrf18_req_mask_b = 0,
133*91f16700Schasinglulu 	.reg_apu_ddren_req_mask_b = 0,
134*91f16700Schasinglulu 	.reg_cg_check_srcclkena_mask_b = 0,
135*91f16700Schasinglulu 	.reg_cg_check_apsrc_req_mask_b = 0,
136*91f16700Schasinglulu 	.reg_cg_check_vrf18_req_mask_b = 0,
137*91f16700Schasinglulu 	.reg_cg_check_ddren_req_mask_b = 0,
138*91f16700Schasinglulu 
139*91f16700Schasinglulu 	/* SPM_SRC3_MASK */
140*91f16700Schasinglulu 	.reg_dvfsrc_event_trigger_mask_b = 1,
141*91f16700Schasinglulu 	.reg_sw2spm_wakeup_mask_b = 0,
142*91f16700Schasinglulu 	.reg_adsp2spm_wakeup_mask_b = 0,
143*91f16700Schasinglulu 	.reg_sspm2spm_wakeup_mask_b = 0,
144*91f16700Schasinglulu 	.reg_scp2spm_wakeup_mask_b = 0,
145*91f16700Schasinglulu 	.reg_csyspwrup_ack_mask = 1,
146*91f16700Schasinglulu 	.reg_spm_reserved_srcclkena_mask_b = 0,
147*91f16700Schasinglulu 	.reg_spm_reserved_infra_req_mask_b = 0,
148*91f16700Schasinglulu 	.reg_spm_reserved_apsrc_req_mask_b = 0,
149*91f16700Schasinglulu 	.reg_spm_reserved_vrf18_req_mask_b = 0,
150*91f16700Schasinglulu 	.reg_spm_reserved_ddren_req_mask_b = 0,
151*91f16700Schasinglulu 	.reg_mcupm_srcclkena_mask_b = 0,
152*91f16700Schasinglulu 	.reg_mcupm_infra_req_mask_b = 0,
153*91f16700Schasinglulu 	.reg_mcupm_apsrc_req_mask_b = 0,
154*91f16700Schasinglulu 	.reg_mcupm_vrf18_req_mask_b = 0,
155*91f16700Schasinglulu 	.reg_mcupm_ddren_req_mask_b = 0,
156*91f16700Schasinglulu 	.reg_msdc0_srcclkena_mask_b = 1,
157*91f16700Schasinglulu 	.reg_msdc0_infra_req_mask_b = 1,
158*91f16700Schasinglulu 	.reg_msdc0_apsrc_req_mask_b = 1,
159*91f16700Schasinglulu 	.reg_msdc0_vrf18_req_mask_b = 1,
160*91f16700Schasinglulu 	.reg_msdc0_ddren_req_mask_b = 1,
161*91f16700Schasinglulu 	.reg_msdc1_srcclkena_mask_b = 1,
162*91f16700Schasinglulu 	.reg_msdc1_infra_req_mask_b = 1,
163*91f16700Schasinglulu 	.reg_msdc1_apsrc_req_mask_b = 1,
164*91f16700Schasinglulu 	.reg_msdc1_vrf18_req_mask_b = 1,
165*91f16700Schasinglulu 	.reg_msdc1_ddren_req_mask_b = 1,
166*91f16700Schasinglulu 
167*91f16700Schasinglulu 	/* SPM_SRC4_MASK */
168*91f16700Schasinglulu 	.reg_ccif_event_srcclkena_mask_b = 0,
169*91f16700Schasinglulu 	.reg_bak_psri_srcclkena_mask_b = 0,
170*91f16700Schasinglulu 	.reg_bak_psri_infra_req_mask_b = 0,
171*91f16700Schasinglulu 	.reg_bak_psri_apsrc_req_mask_b = 0,
172*91f16700Schasinglulu 	.reg_bak_psri_vrf18_req_mask_b = 0,
173*91f16700Schasinglulu 	.reg_bak_psri_ddren_req_mask_b = 0,
174*91f16700Schasinglulu 	.reg_dramc_md32_infra_req_mask_b = 0,
175*91f16700Schasinglulu 	.reg_dramc_md32_vrf18_req_mask_b = 0,
176*91f16700Schasinglulu 	.reg_conn_srcclkenb2pwrap_mask_b = 0,
177*91f16700Schasinglulu 	.reg_dramc_md32_apsrc_req_mask_b = 0,
178*91f16700Schasinglulu 
179*91f16700Schasinglulu 	/* SPM_SRC5_MASK */
180*91f16700Schasinglulu 	.reg_mcusys_merge_apsrc_req_mask_b = 0x83,
181*91f16700Schasinglulu 	.reg_mcusys_merge_ddren_req_mask_b = 0x83,
182*91f16700Schasinglulu 	.reg_afe_srcclkena_mask_b = 1,
183*91f16700Schasinglulu 	.reg_afe_infra_req_mask_b = 1,
184*91f16700Schasinglulu 	.reg_afe_apsrc_req_mask_b = 1,
185*91f16700Schasinglulu 	.reg_afe_vrf18_req_mask_b = 1,
186*91f16700Schasinglulu 	.reg_afe_ddren_req_mask_b = 1,
187*91f16700Schasinglulu 	.reg_msdc2_srcclkena_mask_b = 0,
188*91f16700Schasinglulu 	.reg_msdc2_infra_req_mask_b = 0,
189*91f16700Schasinglulu 	.reg_msdc2_apsrc_req_mask_b = 0,
190*91f16700Schasinglulu 	.reg_msdc2_vrf18_req_mask_b = 0,
191*91f16700Schasinglulu 	.reg_msdc2_ddren_req_mask_b = 0,
192*91f16700Schasinglulu 
193*91f16700Schasinglulu 	/* SPM_WAKEUP_EVENT_MASK */
194*91f16700Schasinglulu 	.reg_wakeup_event_mask = 0xE1283203,
195*91f16700Schasinglulu 
196*91f16700Schasinglulu 	/* SPM_WAKEUP_EVENT_EXT_MASK */
197*91f16700Schasinglulu 	.reg_ext_wakeup_event_mask = 0xFFFFFFFF,
198*91f16700Schasinglulu 
199*91f16700Schasinglulu 	/* SPM_SRC7_MASK */
200*91f16700Schasinglulu 	.reg_pcie_srcclkena_mask_b = 0,
201*91f16700Schasinglulu 	.reg_pcie_infra_req_mask_b = 0,
202*91f16700Schasinglulu 	.reg_pcie_apsrc_req_mask_b = 0,
203*91f16700Schasinglulu 	.reg_pcie_vrf18_req_mask_b = 0,
204*91f16700Schasinglulu 	.reg_pcie_ddren_req_mask_b = 0,
205*91f16700Schasinglulu 	.reg_dpmaif_srcclkena_mask_b = 1,
206*91f16700Schasinglulu 	.reg_dpmaif_infra_req_mask_b = 1,
207*91f16700Schasinglulu 	.reg_dpmaif_apsrc_req_mask_b = 1,
208*91f16700Schasinglulu 	.reg_dpmaif_vrf18_req_mask_b = 1,
209*91f16700Schasinglulu 	.reg_dpmaif_ddren_req_mask_b = 1,
210*91f16700Schasinglulu 
211*91f16700Schasinglulu 	/* Auto-gen End */
212*91f16700Schasinglulu };
213*91f16700Schasinglulu 
214*91f16700Schasinglulu struct spm_lp_scen idle_spm_lp = {
215*91f16700Schasinglulu 	.pwrctrl = &idle_spm_pwr,
216*91f16700Schasinglulu };
217*91f16700Schasinglulu 
218*91f16700Schasinglulu int mt_spm_idle_generic_enter(int state_id, unsigned int ext_opand,
219*91f16700Schasinglulu 			      spm_idle_conduct fn)
220*91f16700Schasinglulu {
221*91f16700Schasinglulu 	unsigned int src_req = 0U;
222*91f16700Schasinglulu 
223*91f16700Schasinglulu 	if (fn != NULL) {
224*91f16700Schasinglulu 		fn(&idle_spm_lp, &src_req);
225*91f16700Schasinglulu 	}
226*91f16700Schasinglulu 
227*91f16700Schasinglulu 	return spm_conservation(state_id, ext_opand, &idle_spm_lp, src_req);
228*91f16700Schasinglulu }
229*91f16700Schasinglulu void mt_spm_idle_generic_resume(int state_id, unsigned int ext_opand,
230*91f16700Schasinglulu 				struct wake_status **status,
231*91f16700Schasinglulu 				spm_idle_conduct_restore fn)
232*91f16700Schasinglulu {
233*91f16700Schasinglulu 	ext_opand |= (MT_SPM_EX_OP_TIME_CHECK | MT_SPM_EX_OP_TIME_OBS);
234*91f16700Schasinglulu 	spm_conservation_finish(state_id, ext_opand, &idle_spm_lp, status);
235*91f16700Schasinglulu }
236*91f16700Schasinglulu 
237*91f16700Schasinglulu void mt_spm_idle_generic_init(void)
238*91f16700Schasinglulu {
239*91f16700Schasinglulu 	spm_conservation_pwrctrl_init(idle_spm_lp.pwrctrl);
240*91f16700Schasinglulu }
241