1*91f16700Schasinglulu /* 2*91f16700Schasinglulu * Copyright (c) 2019, MediaTek Inc. All rights reserved. 3*91f16700Schasinglulu * 4*91f16700Schasinglulu * SPDX-License-Identifier: BSD-3-Clause 5*91f16700Schasinglulu */ 6*91f16700Schasinglulu 7*91f16700Schasinglulu #include <assert.h> 8*91f16700Schasinglulu #include <common/bl_common.h> 9*91f16700Schasinglulu #include <common/debug.h> 10*91f16700Schasinglulu #include <drivers/arm/gicv3.h> 11*91f16700Schasinglulu #include <bl31/interrupt_mgmt.h> 12*91f16700Schasinglulu #include <mt_gic_v3.h> 13*91f16700Schasinglulu #include <mtk_plat_common.h> 14*91f16700Schasinglulu #include "../drivers/arm/gic/v3/gicv3_private.h" 15*91f16700Schasinglulu #include "plat_private.h" 16*91f16700Schasinglulu #include <plat/common/platform.h> 17*91f16700Schasinglulu #include <platform_def.h> 18*91f16700Schasinglulu #include <stdint.h> 19*91f16700Schasinglulu #include <stdio.h> 20*91f16700Schasinglulu 21*91f16700Schasinglulu uintptr_t rdistif_base_addrs[PLATFORM_CORE_COUNT]; 22*91f16700Schasinglulu static uint32_t rdist_has_saved[PLATFORM_CORE_COUNT]; 23*91f16700Schasinglulu 24*91f16700Schasinglulu /* we save and restore the GICv3 context on system suspend */ 25*91f16700Schasinglulu gicv3_dist_ctx_t dist_ctx; 26*91f16700Schasinglulu 27*91f16700Schasinglulu static unsigned int mt_mpidr_to_core_pos(u_register_t mpidr) 28*91f16700Schasinglulu { 29*91f16700Schasinglulu return plat_core_pos_by_mpidr(mpidr); 30*91f16700Schasinglulu } 31*91f16700Schasinglulu 32*91f16700Schasinglulu gicv3_driver_data_t mt_gicv3_data = { 33*91f16700Schasinglulu .gicd_base = MT_GIC_BASE, 34*91f16700Schasinglulu .gicr_base = MT_GIC_RDIST_BASE, 35*91f16700Schasinglulu .rdistif_num = PLATFORM_CORE_COUNT, 36*91f16700Schasinglulu .rdistif_base_addrs = rdistif_base_addrs, 37*91f16700Schasinglulu .mpidr_to_core_pos = mt_mpidr_to_core_pos, 38*91f16700Schasinglulu }; 39*91f16700Schasinglulu 40*91f16700Schasinglulu struct gic_chip_data { 41*91f16700Schasinglulu unsigned int saved_group; 42*91f16700Schasinglulu unsigned int saved_enable; 43*91f16700Schasinglulu unsigned int saved_conf0; 44*91f16700Schasinglulu unsigned int saved_conf1; 45*91f16700Schasinglulu unsigned int saved_grpmod; 46*91f16700Schasinglulu }; 47*91f16700Schasinglulu 48*91f16700Schasinglulu static struct gic_chip_data gic_data; 49*91f16700Schasinglulu 50*91f16700Schasinglulu void clear_sec_pol_ctl_en(void) 51*91f16700Schasinglulu { 52*91f16700Schasinglulu unsigned int i; 53*91f16700Schasinglulu 54*91f16700Schasinglulu /* total 19 polarity ctrl registers */ 55*91f16700Schasinglulu for (i = 0; i <= NR_INT_POL_CTL - 1; i++) { 56*91f16700Schasinglulu mmio_write_32((SEC_POL_CTL_EN0 + (i * 4)), 0); 57*91f16700Schasinglulu } 58*91f16700Schasinglulu dsb(); 59*91f16700Schasinglulu } 60*91f16700Schasinglulu 61*91f16700Schasinglulu void mt_gic_driver_init(void) 62*91f16700Schasinglulu { 63*91f16700Schasinglulu gicv3_driver_init(&mt_gicv3_data); 64*91f16700Schasinglulu } 65*91f16700Schasinglulu 66*91f16700Schasinglulu void mt_gic_set_pending(uint32_t irq) 67*91f16700Schasinglulu { 68*91f16700Schasinglulu gicv3_set_interrupt_pending(irq, plat_my_core_pos()); 69*91f16700Schasinglulu } 70*91f16700Schasinglulu 71*91f16700Schasinglulu void mt_gic_cpuif_enable(void) 72*91f16700Schasinglulu { 73*91f16700Schasinglulu gicv3_cpuif_enable(plat_my_core_pos()); 74*91f16700Schasinglulu } 75*91f16700Schasinglulu 76*91f16700Schasinglulu void mt_gic_cpuif_disable(void) 77*91f16700Schasinglulu { 78*91f16700Schasinglulu gicv3_cpuif_disable(plat_my_core_pos()); 79*91f16700Schasinglulu } 80*91f16700Schasinglulu 81*91f16700Schasinglulu void mt_gic_rdistif_init(void) 82*91f16700Schasinglulu { 83*91f16700Schasinglulu unsigned int proc_num; 84*91f16700Schasinglulu unsigned int index; 85*91f16700Schasinglulu uintptr_t gicr_base; 86*91f16700Schasinglulu 87*91f16700Schasinglulu proc_num = plat_my_core_pos(); 88*91f16700Schasinglulu gicr_base = gicv3_driver_data->rdistif_base_addrs[proc_num]; 89*91f16700Schasinglulu 90*91f16700Schasinglulu /* set all SGI/PPI as non-secure GROUP1 by default */ 91*91f16700Schasinglulu mmio_write_32(gicr_base + GICR_IGROUPR0, ~0U); 92*91f16700Schasinglulu mmio_write_32(gicr_base + GICR_IGRPMODR0, 0x0); 93*91f16700Schasinglulu 94*91f16700Schasinglulu /* setup the default PPI/SGI priorities */ 95*91f16700Schasinglulu for (index = 0; index < TOTAL_PCPU_INTR_NUM; index += 4U) 96*91f16700Schasinglulu gicr_write_ipriorityr(gicr_base, index, 97*91f16700Schasinglulu GICD_IPRIORITYR_DEF_VAL); 98*91f16700Schasinglulu } 99*91f16700Schasinglulu 100*91f16700Schasinglulu void mt_gic_distif_save(void) 101*91f16700Schasinglulu { 102*91f16700Schasinglulu gicv3_distif_save(&dist_ctx); 103*91f16700Schasinglulu } 104*91f16700Schasinglulu 105*91f16700Schasinglulu void mt_gic_distif_restore(void) 106*91f16700Schasinglulu { 107*91f16700Schasinglulu gicv3_distif_init_restore(&dist_ctx); 108*91f16700Schasinglulu } 109*91f16700Schasinglulu 110*91f16700Schasinglulu void mt_gic_rdistif_save(void) 111*91f16700Schasinglulu { 112*91f16700Schasinglulu unsigned int proc_num; 113*91f16700Schasinglulu uintptr_t gicr_base; 114*91f16700Schasinglulu 115*91f16700Schasinglulu proc_num = plat_my_core_pos(); 116*91f16700Schasinglulu gicr_base = gicv3_driver_data->rdistif_base_addrs[proc_num]; 117*91f16700Schasinglulu 118*91f16700Schasinglulu gic_data.saved_group = mmio_read_32(gicr_base + GICR_IGROUPR0); 119*91f16700Schasinglulu gic_data.saved_enable = mmio_read_32(gicr_base + GICR_ISENABLER0); 120*91f16700Schasinglulu gic_data.saved_conf0 = mmio_read_32(gicr_base + GICR_ICFGR0); 121*91f16700Schasinglulu gic_data.saved_conf1 = mmio_read_32(gicr_base + GICR_ICFGR1); 122*91f16700Schasinglulu gic_data.saved_grpmod = mmio_read_32(gicr_base + GICR_IGRPMODR0); 123*91f16700Schasinglulu 124*91f16700Schasinglulu rdist_has_saved[proc_num] = 1; 125*91f16700Schasinglulu } 126*91f16700Schasinglulu 127*91f16700Schasinglulu void mt_gic_rdistif_restore(void) 128*91f16700Schasinglulu { 129*91f16700Schasinglulu unsigned int proc_num; 130*91f16700Schasinglulu uintptr_t gicr_base; 131*91f16700Schasinglulu 132*91f16700Schasinglulu proc_num = plat_my_core_pos(); 133*91f16700Schasinglulu if (rdist_has_saved[proc_num] == 1) { 134*91f16700Schasinglulu gicr_base = gicv3_driver_data->rdistif_base_addrs[proc_num]; 135*91f16700Schasinglulu mmio_write_32(gicr_base + GICR_IGROUPR0, gic_data.saved_group); 136*91f16700Schasinglulu mmio_write_32(gicr_base + GICR_ISENABLER0, gic_data.saved_enable); 137*91f16700Schasinglulu mmio_write_32(gicr_base + GICR_ICFGR0, gic_data.saved_conf0); 138*91f16700Schasinglulu mmio_write_32(gicr_base + GICR_ICFGR1, gic_data.saved_conf1); 139*91f16700Schasinglulu mmio_write_32(gicr_base + GICR_IGRPMODR0, gic_data.saved_grpmod); 140*91f16700Schasinglulu } 141*91f16700Schasinglulu } 142*91f16700Schasinglulu 143*91f16700Schasinglulu void mt_gic_sync_dcm_enable(void) 144*91f16700Schasinglulu { 145*91f16700Schasinglulu mmio_clrsetbits_32(GIC_SYNC_DCM, GIC_SYNC_DCM_MASK, GIC_SYNC_DCM_ON); 146*91f16700Schasinglulu } 147*91f16700Schasinglulu 148*91f16700Schasinglulu void mt_gic_sync_dcm_disable(void) 149*91f16700Schasinglulu { 150*91f16700Schasinglulu mmio_clrsetbits_32(GIC_SYNC_DCM, GIC_SYNC_DCM_MASK, GIC_SYNC_DCM_OFF); 151*91f16700Schasinglulu } 152*91f16700Schasinglulu 153*91f16700Schasinglulu void mt_gic_init(void) 154*91f16700Schasinglulu { 155*91f16700Schasinglulu gicv3_distif_init(); 156*91f16700Schasinglulu gicv3_cpuif_enable(plat_my_core_pos()); 157*91f16700Schasinglulu mt_gic_rdistif_init(); 158*91f16700Schasinglulu 159*91f16700Schasinglulu clear_sec_pol_ctl_en(); 160*91f16700Schasinglulu } 161