xref: /arm-trusted-firmware/plat/mediatek/mt8183/drivers/spm/spm_pmic_wrap.h (revision 91f16700b400a8c0651d24a598fc48ee2997a0d7)
1*91f16700Schasinglulu /*
2*91f16700Schasinglulu  * Copyright (c) 2019, ARM Limited and Contributors. All rights reserved.
3*91f16700Schasinglulu  *
4*91f16700Schasinglulu  * SPDX-License-Identifier: BSD-3-Clause
5*91f16700Schasinglulu  */
6*91f16700Schasinglulu 
7*91f16700Schasinglulu /****************************************************************
8*91f16700Schasinglulu  * Auto generated by DE, please DO NOT modify this file directly.
9*91f16700Schasinglulu  *****************************************************************/
10*91f16700Schasinglulu 
11*91f16700Schasinglulu #ifndef SPM_PMIC_WRAP__H
12*91f16700Schasinglulu #define SPM_PMIC_WRAP__H
13*91f16700Schasinglulu 
14*91f16700Schasinglulu enum pmic_wrap_phase_id {
15*91f16700Schasinglulu 	PMIC_WRAP_PHASE_ALLINONE,
16*91f16700Schasinglulu 	NR_PMIC_WRAP_PHASE
17*91f16700Schasinglulu };
18*91f16700Schasinglulu 
19*91f16700Schasinglulu /* IDX mapping */
20*91f16700Schasinglulu enum {
21*91f16700Schasinglulu 	CMD_0,        /* 0x0 *//* PMIC_WRAP_PHASE_ALLINONE */
22*91f16700Schasinglulu 	CMD_1,        /* 0x1 */
23*91f16700Schasinglulu 	CMD_2,        /* 0x2 */
24*91f16700Schasinglulu 	CMD_3,        /* 0x3 */
25*91f16700Schasinglulu 	CMD_4,        /* 0x4 */
26*91f16700Schasinglulu 	CMD_5,        /* 0x5 */
27*91f16700Schasinglulu 	CMD_6,        /* 0x6 */
28*91f16700Schasinglulu 	CMD_7,        /* 0x7 */
29*91f16700Schasinglulu 	CMD_8,        /* 0x8 */
30*91f16700Schasinglulu 	CMD_9,        /* 0x9 */
31*91f16700Schasinglulu 	CMD_10,       /* 0xA */
32*91f16700Schasinglulu 	CMD_11,       /* 0xB */
33*91f16700Schasinglulu 	CMD_12,       /* 0xC */
34*91f16700Schasinglulu 	CMD_13,       /* 0xD */
35*91f16700Schasinglulu 	CMD_14,       /* 0xE */
36*91f16700Schasinglulu 	CMD_15,       /* 0xF */
37*91f16700Schasinglulu 	CMD_20,       /* 0x14 */
38*91f16700Schasinglulu 	CMD_21,       /* 0x15 */
39*91f16700Schasinglulu 	CMD_22,       /* 0x16 */
40*91f16700Schasinglulu 	CMD_23,       /* 0x17 */
41*91f16700Schasinglulu 	NR_IDX_ALL
42*91f16700Schasinglulu };
43*91f16700Schasinglulu 
44*91f16700Schasinglulu /* APIs */
45*91f16700Schasinglulu void mt_spm_pmic_wrap_set_phase(enum pmic_wrap_phase_id phase);
46*91f16700Schasinglulu void mt_spm_pmic_wrap_set_cmd(enum pmic_wrap_phase_id phase,
47*91f16700Schasinglulu 			      uint32_t idx, uint32_t cmd_wdata);
48*91f16700Schasinglulu uint64_t mt_spm_pmic_wrap_get_cmd(enum pmic_wrap_phase_id phase, uint32_t idx);
49*91f16700Schasinglulu #endif /* SPM_PMIC_WRAP__H */
50*91f16700Schasinglulu 
51