xref: /arm-trusted-firmware/plat/mediatek/mt8173/plat_mt_gic.c (revision 91f16700b400a8c0651d24a598fc48ee2997a0d7)
1*91f16700Schasinglulu /*
2*91f16700Schasinglulu  * Copyright (c) 2013-2016, ARM Limited and Contributors. All rights reserved.
3*91f16700Schasinglulu  *
4*91f16700Schasinglulu  * SPDX-License-Identifier: BSD-3-Clause
5*91f16700Schasinglulu  */
6*91f16700Schasinglulu 
7*91f16700Schasinglulu #include <common/bl_common.h>
8*91f16700Schasinglulu #include <lib/utils.h>
9*91f16700Schasinglulu 
10*91f16700Schasinglulu #include <mt8173_def.h>
11*91f16700Schasinglulu 
12*91f16700Schasinglulu const unsigned int mt_irq_sec_array[] = {
13*91f16700Schasinglulu 	MT_IRQ_SEC_SGI_0,
14*91f16700Schasinglulu 	MT_IRQ_SEC_SGI_1,
15*91f16700Schasinglulu 	MT_IRQ_SEC_SGI_2,
16*91f16700Schasinglulu 	MT_IRQ_SEC_SGI_3,
17*91f16700Schasinglulu 	MT_IRQ_SEC_SGI_4,
18*91f16700Schasinglulu 	MT_IRQ_SEC_SGI_5,
19*91f16700Schasinglulu 	MT_IRQ_SEC_SGI_6,
20*91f16700Schasinglulu 	MT_IRQ_SEC_SGI_7
21*91f16700Schasinglulu };
22*91f16700Schasinglulu 
23*91f16700Schasinglulu void plat_mt_gic_init(void)
24*91f16700Schasinglulu {
25*91f16700Schasinglulu 	arm_gic_init(BASE_GICC_BASE,
26*91f16700Schasinglulu 		BASE_GICD_BASE,
27*91f16700Schasinglulu 		BASE_GICR_BASE,
28*91f16700Schasinglulu 		mt_irq_sec_array,
29*91f16700Schasinglulu 		ARRAY_SIZE(mt_irq_sec_array));
30*91f16700Schasinglulu }
31