xref: /arm-trusted-firmware/plat/brcm/board/stingray/include/ddr_init.h (revision 91f16700b400a8c0651d24a598fc48ee2997a0d7)
1*91f16700Schasinglulu /*
2*91f16700Schasinglulu  * Copyright (c) 2016 - 2020, Broadcom
3*91f16700Schasinglulu  *
4*91f16700Schasinglulu  * SPDX-License-Identifier: BSD-3-Clause
5*91f16700Schasinglulu  */
6*91f16700Schasinglulu 
7*91f16700Schasinglulu #ifndef DDR_INIT_H
8*91f16700Schasinglulu #define DDR_INIT_H
9*91f16700Schasinglulu 
10*91f16700Schasinglulu #include <fru.h>
11*91f16700Schasinglulu 
12*91f16700Schasinglulu #pragma weak ddr_initialize
13*91f16700Schasinglulu #pragma weak ddr_secure_region_config
14*91f16700Schasinglulu #pragma weak ddr_info_save
15*91f16700Schasinglulu #pragma weak get_active_ddr_channel
16*91f16700Schasinglulu #pragma weak is_warmboot
17*91f16700Schasinglulu 
18*91f16700Schasinglulu void ddr_initialize(struct ddr_info *ddr)
19*91f16700Schasinglulu {
20*91f16700Schasinglulu }
21*91f16700Schasinglulu 
22*91f16700Schasinglulu void ddr_secure_region_config(uint64_t start, uint64_t end)
23*91f16700Schasinglulu {
24*91f16700Schasinglulu }
25*91f16700Schasinglulu 
26*91f16700Schasinglulu void ddr_info_save(void)
27*91f16700Schasinglulu {
28*91f16700Schasinglulu }
29*91f16700Schasinglulu 
30*91f16700Schasinglulu unsigned char get_active_ddr_channel(void)
31*91f16700Schasinglulu {
32*91f16700Schasinglulu 	return 0;
33*91f16700Schasinglulu }
34*91f16700Schasinglulu 
35*91f16700Schasinglulu static inline unsigned int is_warmboot(void)
36*91f16700Schasinglulu {
37*91f16700Schasinglulu 	return 0;
38*91f16700Schasinglulu }
39*91f16700Schasinglulu #endif
40