xref: /arm-trusted-firmware/plat/ax/laguna/lua_topology.c (revision 91f16700b400a8c0651d24a598fc48ee2997a0d7)
1*91f16700Schasinglulu /* SPDX-License-Identifier: BSD-3-Clause */
2*91f16700Schasinglulu /*
3*91f16700Schasinglulu  * Copyright (C) 2024, Charleye <wangkart@aliyun.com>
4*91f16700Schasinglulu  * All rights reserved.
5*91f16700Schasinglulu  */
6*91f16700Schasinglulu 
7*91f16700Schasinglulu #include <platform_def.h>
8*91f16700Schasinglulu #include <lua_def.h>
9*91f16700Schasinglulu 
10*91f16700Schasinglulu #include <arch.h>
11*91f16700Schasinglulu 
12*91f16700Schasinglulu unsigned char lua_pd_tree_desc[PLAT_CLUSTER_COUNT + 1];
13*91f16700Schasinglulu 
14*91f16700Schasinglulu int plat_core_pos_by_mpidr(u_register_t mpidr)
15*91f16700Schasinglulu {
16*91f16700Schasinglulu 	unsigned int cluster_id, cpu_id;
17*91f16700Schasinglulu 
18*91f16700Schasinglulu 	mpidr >>= 8;
19*91f16700Schasinglulu 
20*91f16700Schasinglulu 	cluster_id = (mpidr >> MPIDR_AFF1_SHIFT) & MPIDR_AFFLVL_MASK;
21*91f16700Schasinglulu 	if (cluster_id >= PLAT_CLUSTER_COUNT)
22*91f16700Schasinglulu 		return -1;
23*91f16700Schasinglulu 
24*91f16700Schasinglulu 	cpu_id = (mpidr >> MPIDR_AFF0_SHIFT) & MPIDR_AFFLVL_MASK;
25*91f16700Schasinglulu 	if (cpu_id >= PLAT_MAX_CORES_PER_CLUSTER)
26*91f16700Schasinglulu 		return -1;
27*91f16700Schasinglulu 
28*91f16700Schasinglulu 	return lua_calc_core_pos(mpidr);
29*91f16700Schasinglulu }
30*91f16700Schasinglulu 
31*91f16700Schasinglulu const unsigned char *plat_get_power_domain_tree_desc(void)
32*91f16700Schasinglulu {
33*91f16700Schasinglulu 	int i;
34*91f16700Schasinglulu 
35*91f16700Schasinglulu 	lua_pd_tree_desc[0] = PLAT_CLUSTER_COUNT;
36*91f16700Schasinglulu 
37*91f16700Schasinglulu 	for (i = 0; i < PLAT_CLUSTER_COUNT; i++)
38*91f16700Schasinglulu 		lua_pd_tree_desc[i + 1] = PLAT_MAX_CORES_PER_CLUSTER;
39*91f16700Schasinglulu 
40*91f16700Schasinglulu 	return lua_pd_tree_desc;
41*91f16700Schasinglulu }
42