xref: /arm-trusted-firmware/drivers/renesas/rzg/pfc/G2E/pfc_init_g2e.c (revision 91f16700b400a8c0651d24a598fc48ee2997a0d7)
1*91f16700Schasinglulu /*
2*91f16700Schasinglulu  * Copyright (c) 2021, Renesas Electronics Corporation. All rights reserved.
3*91f16700Schasinglulu  *
4*91f16700Schasinglulu  * SPDX-License-Identifier: BSD-3-Clause
5*91f16700Schasinglulu  */
6*91f16700Schasinglulu 
7*91f16700Schasinglulu #include <stdint.h>
8*91f16700Schasinglulu 
9*91f16700Schasinglulu #include <lib/mmio.h>
10*91f16700Schasinglulu 
11*91f16700Schasinglulu #include "pfc_init_g2e.h"
12*91f16700Schasinglulu #include "rcar_def.h"
13*91f16700Schasinglulu 
14*91f16700Schasinglulu #include "../pfc_regs.h"
15*91f16700Schasinglulu 
16*91f16700Schasinglulu /* PFC */
17*91f16700Schasinglulu #define GPSR0_SDA4		BIT(17)
18*91f16700Schasinglulu #define GPSR0_SCL4		BIT(16)
19*91f16700Schasinglulu #define GPSR0_D15		BIT(15)
20*91f16700Schasinglulu #define GPSR0_D14		BIT(14)
21*91f16700Schasinglulu #define GPSR0_D13		BIT(13)
22*91f16700Schasinglulu #define GPSR0_D12		BIT(12)
23*91f16700Schasinglulu #define GPSR0_D11		BIT(11)
24*91f16700Schasinglulu #define GPSR0_D10		BIT(10)
25*91f16700Schasinglulu #define GPSR0_D9		BIT(9)
26*91f16700Schasinglulu #define GPSR0_D8		BIT(8)
27*91f16700Schasinglulu #define GPSR0_D7		BIT(7)
28*91f16700Schasinglulu #define GPSR0_D6		BIT(6)
29*91f16700Schasinglulu #define GPSR0_D5		BIT(5)
30*91f16700Schasinglulu #define GPSR0_D4		BIT(4)
31*91f16700Schasinglulu #define GPSR0_D3		BIT(3)
32*91f16700Schasinglulu #define GPSR0_D2		BIT(2)
33*91f16700Schasinglulu #define GPSR0_D1		BIT(1)
34*91f16700Schasinglulu #define GPSR0_D0		BIT(0)
35*91f16700Schasinglulu #define GPSR1_WE0		BIT(22)
36*91f16700Schasinglulu #define GPSR1_CS0		BIT(21)
37*91f16700Schasinglulu #define GPSR1_CLKOUT		BIT(20)
38*91f16700Schasinglulu #define GPSR1_A19		BIT(19)
39*91f16700Schasinglulu #define GPSR1_A18		BIT(18)
40*91f16700Schasinglulu #define GPSR1_A17		BIT(17)
41*91f16700Schasinglulu #define GPSR1_A16		BIT(16)
42*91f16700Schasinglulu #define GPSR1_A15		BIT(15)
43*91f16700Schasinglulu #define GPSR1_A14		BIT(14)
44*91f16700Schasinglulu #define GPSR1_A13		BIT(13)
45*91f16700Schasinglulu #define GPSR1_A12		BIT(12)
46*91f16700Schasinglulu #define GPSR1_A11		BIT(11)
47*91f16700Schasinglulu #define GPSR1_A10		BIT(10)
48*91f16700Schasinglulu #define GPSR1_A9		BIT(9)
49*91f16700Schasinglulu #define GPSR1_A8		BIT(8)
50*91f16700Schasinglulu #define GPSR1_A7		BIT(7)
51*91f16700Schasinglulu #define GPSR1_A6		BIT(6)
52*91f16700Schasinglulu #define GPSR1_A5		BIT(5)
53*91f16700Schasinglulu #define GPSR1_A4		BIT(4)
54*91f16700Schasinglulu #define GPSR1_A3		BIT(3)
55*91f16700Schasinglulu #define GPSR1_A2		BIT(2)
56*91f16700Schasinglulu #define GPSR1_A1		BIT(1)
57*91f16700Schasinglulu #define GPSR1_A0		BIT(0)
58*91f16700Schasinglulu #define GPSR2_BIT27_REVERSED	BIT(27)
59*91f16700Schasinglulu #define GPSR2_BIT26_REVERSED	BIT(26)
60*91f16700Schasinglulu #define GPSR2_EX_WAIT0		BIT(25)
61*91f16700Schasinglulu #define GPSR2_RD_WR		BIT(24)
62*91f16700Schasinglulu #define GPSR2_RD		BIT(23)
63*91f16700Schasinglulu #define GPSR2_BS		BIT(22)
64*91f16700Schasinglulu #define GPSR2_AVB_PHY_INT	BIT(21)
65*91f16700Schasinglulu #define GPSR2_AVB_TXCREFCLK	BIT(20)
66*91f16700Schasinglulu #define GPSR2_AVB_RD3		BIT(19)
67*91f16700Schasinglulu #define GPSR2_AVB_RD2		BIT(18)
68*91f16700Schasinglulu #define GPSR2_AVB_RD1		BIT(17)
69*91f16700Schasinglulu #define GPSR2_AVB_RD0		BIT(16)
70*91f16700Schasinglulu #define GPSR2_AVB_RXC		BIT(15)
71*91f16700Schasinglulu #define GPSR2_AVB_RX_CTL	BIT(14)
72*91f16700Schasinglulu #define GPSR2_RPC_RESET		BIT(13)
73*91f16700Schasinglulu #define GPSR2_RPC_RPC_INT	BIT(12)
74*91f16700Schasinglulu #define GPSR2_QSPI1_SSL		BIT(11)
75*91f16700Schasinglulu #define GPSR2_QSPI1_IO3		BIT(10)
76*91f16700Schasinglulu #define GPSR2_QSPI1_IO2		BIT(9)
77*91f16700Schasinglulu #define GPSR2_QSPI1_MISO_IO1	BIT(8)
78*91f16700Schasinglulu #define GPSR2_QSPI1_MOSI_IO0	BIT(7)
79*91f16700Schasinglulu #define GPSR2_QSPI1_SPCLK	BIT(6)
80*91f16700Schasinglulu #define GPSR2_QSPI0_SSL		BIT(5)
81*91f16700Schasinglulu #define GPSR2_QSPI0_IO3		BIT(4)
82*91f16700Schasinglulu #define GPSR2_QSPI0_IO2		BIT(3)
83*91f16700Schasinglulu #define GPSR2_QSPI0_MISO_IO1	BIT(2)
84*91f16700Schasinglulu #define GPSR2_QSPI0_MOSI_IO0	BIT(1)
85*91f16700Schasinglulu #define GPSR2_QSPI0_SPCLK	BIT(0)
86*91f16700Schasinglulu #define GPSR3_SD1_WP		BIT(15)
87*91f16700Schasinglulu #define GPSR3_SD1_CD		BIT(14)
88*91f16700Schasinglulu #define GPSR3_SD0_WP		BIT(13)
89*91f16700Schasinglulu #define GPSR3_SD0_CD		BIT(12)
90*91f16700Schasinglulu #define GPSR3_SD1_DAT3		BIT(11)
91*91f16700Schasinglulu #define GPSR3_SD1_DAT2		BIT(10)
92*91f16700Schasinglulu #define GPSR3_SD1_DAT1		BIT(9)
93*91f16700Schasinglulu #define GPSR3_SD1_DAT0		BIT(8)
94*91f16700Schasinglulu #define GPSR3_SD1_CMD		BIT(7)
95*91f16700Schasinglulu #define GPSR3_SD1_CLK		BIT(6)
96*91f16700Schasinglulu #define GPSR3_SD0_DAT3		BIT(5)
97*91f16700Schasinglulu #define GPSR3_SD0_DAT2		BIT(4)
98*91f16700Schasinglulu #define GPSR3_SD0_DAT1		BIT(3)
99*91f16700Schasinglulu #define GPSR3_SD0_DAT0		BIT(2)
100*91f16700Schasinglulu #define GPSR3_SD0_CMD		BIT(1)
101*91f16700Schasinglulu #define GPSR3_SD0_CLK		BIT(0)
102*91f16700Schasinglulu #define GPSR4_SD3_DS		BIT(10)
103*91f16700Schasinglulu #define GPSR4_SD3_DAT7		BIT(9)
104*91f16700Schasinglulu #define GPSR4_SD3_DAT6		BIT(8)
105*91f16700Schasinglulu #define GPSR4_SD3_DAT5		BIT(7)
106*91f16700Schasinglulu #define GPSR4_SD3_DAT4		BIT(6)
107*91f16700Schasinglulu #define GPSR4_SD3_DAT3		BIT(5)
108*91f16700Schasinglulu #define GPSR4_SD3_DAT2		BIT(4)
109*91f16700Schasinglulu #define GPSR4_SD3_DAT1		BIT(3)
110*91f16700Schasinglulu #define GPSR4_SD3_DAT0		BIT(2)
111*91f16700Schasinglulu #define GPSR4_SD3_CMD		BIT(1)
112*91f16700Schasinglulu #define GPSR4_SD3_CLK		BIT(0)
113*91f16700Schasinglulu #define GPSR5_MLB_DAT		BIT(19)
114*91f16700Schasinglulu #define GPSR5_MLB_SIG		BIT(18)
115*91f16700Schasinglulu #define GPSR5_MLB_CLK		BIT(17)
116*91f16700Schasinglulu #define GPSR5_SSI_SDATA9	BIT(16)
117*91f16700Schasinglulu #define GPSR5_MSIOF0_SS2	BIT(15)
118*91f16700Schasinglulu #define GPSR5_MSIOF0_SS1	BIT(14)
119*91f16700Schasinglulu #define GPSR5_MSIOF0_SYNC	BIT(13)
120*91f16700Schasinglulu #define GPSR5_MSIOF0_TXD	BIT(12)
121*91f16700Schasinglulu #define GPSR5_MSIOF0_RXD	BIT(11)
122*91f16700Schasinglulu #define GPSR5_MSIOF0_SCK	BIT(10)
123*91f16700Schasinglulu #define GPSR5_RX2_A		BIT(9)
124*91f16700Schasinglulu #define GPSR5_TX2_A		BIT(8)
125*91f16700Schasinglulu #define GPSR5_SCK2_A		BIT(7)
126*91f16700Schasinglulu #define GPSR5_TX1		BIT(6)
127*91f16700Schasinglulu #define GPSR5_RX1		BIT(5)
128*91f16700Schasinglulu #define GPSR5_RTS0_A		BIT(4)
129*91f16700Schasinglulu #define GPSR5_CTS0_A		BIT(3)
130*91f16700Schasinglulu #define GPSR5_TX0_A		BIT(2)
131*91f16700Schasinglulu #define GPSR5_RX0_A		BIT(1)
132*91f16700Schasinglulu #define GPSR5_SCK0_A		BIT(0)
133*91f16700Schasinglulu #define GPSR6_USB30_PWEN	BIT(17)
134*91f16700Schasinglulu #define GPSR6_SSI_SDATA6	BIT(16)
135*91f16700Schasinglulu #define GPSR6_SSI_WS6		BIT(15)
136*91f16700Schasinglulu #define GPSR6_SSI_SCK6		BIT(14)
137*91f16700Schasinglulu #define GPSR6_SSI_SDATA5	BIT(13)
138*91f16700Schasinglulu #define GPSR6_SSI_WS5		BIT(12)
139*91f16700Schasinglulu #define GPSR6_SSI_SCK5		BIT(11)
140*91f16700Schasinglulu #define GPSR6_SSI_SDATA4	BIT(10)
141*91f16700Schasinglulu #define GPSR6_USB30_OVC		BIT(9)
142*91f16700Schasinglulu #define GPSR6_AUDIO_CLKA	BIT(8)
143*91f16700Schasinglulu #define GPSR6_SSI_SDATA3	BIT(7)
144*91f16700Schasinglulu #define GPSR6_SSI_WS349		BIT(6)
145*91f16700Schasinglulu #define GPSR6_SSI_SCK349	BIT(5)
146*91f16700Schasinglulu #define GPSR6_SSI_SDATA2	BIT(4)
147*91f16700Schasinglulu #define GPSR6_SSI_SDATA1	BIT(3)
148*91f16700Schasinglulu #define GPSR6_SSI_SDATA0	BIT(2)
149*91f16700Schasinglulu #define GPSR6_SSI_WS01239	BIT(1)
150*91f16700Schasinglulu #define GPSR6_SSI_SCK01239	BIT(0)
151*91f16700Schasinglulu 
152*91f16700Schasinglulu #define IPSR_28_FUNC(x)		((uint32_t)(x) << 28U)
153*91f16700Schasinglulu #define IPSR_24_FUNC(x)		((uint32_t)(x) << 24U)
154*91f16700Schasinglulu #define IPSR_20_FUNC(x)		((uint32_t)(x) << 20U)
155*91f16700Schasinglulu #define IPSR_16_FUNC(x)		((uint32_t)(x) << 16U)
156*91f16700Schasinglulu #define IPSR_12_FUNC(x)		((uint32_t)(x) << 12U)
157*91f16700Schasinglulu #define IPSR_8_FUNC(x)		((uint32_t)(x) << 8U)
158*91f16700Schasinglulu #define IPSR_4_FUNC(x)		((uint32_t)(x) << 4U)
159*91f16700Schasinglulu #define IPSR_0_FUNC(x)		((uint32_t)(x) << 0U)
160*91f16700Schasinglulu 
161*91f16700Schasinglulu #define POCCTRL0_MASK		(0x0007F000U)
162*91f16700Schasinglulu #define POC_SD3_DS_33V		BIT(29)
163*91f16700Schasinglulu #define POC_SD3_DAT7_33V	BIT(28)
164*91f16700Schasinglulu #define POC_SD3_DAT6_33V	BIT(27)
165*91f16700Schasinglulu #define POC_SD3_DAT5_33V	BIT(26)
166*91f16700Schasinglulu #define POC_SD3_DAT4_33V	BIT(25)
167*91f16700Schasinglulu #define POC_SD3_DAT3_33V	BIT(24)
168*91f16700Schasinglulu #define POC_SD3_DAT2_33V	BIT(23)
169*91f16700Schasinglulu #define POC_SD3_DAT1_33V	BIT(22)
170*91f16700Schasinglulu #define POC_SD3_DAT0_33V	BIT(21)
171*91f16700Schasinglulu #define POC_SD3_CMD_33V		BIT(20)
172*91f16700Schasinglulu #define POC_SD3_CLK_33V		BIT(19)
173*91f16700Schasinglulu #define POC_SD1_DAT3_33V	BIT(11)
174*91f16700Schasinglulu #define POC_SD1_DAT2_33V	BIT(10)
175*91f16700Schasinglulu #define POC_SD1_DAT1_33V	BIT(9)
176*91f16700Schasinglulu #define POC_SD1_DAT0_33V	BIT(8)
177*91f16700Schasinglulu #define POC_SD1_CMD_33V		BIT(7)
178*91f16700Schasinglulu #define POC_SD1_CLK_33V		BIT(6)
179*91f16700Schasinglulu #define POC_SD0_DAT3_33V	BIT(5)
180*91f16700Schasinglulu #define POC_SD0_DAT2_33V	BIT(4)
181*91f16700Schasinglulu #define POC_SD0_DAT1_33V	BIT(3)
182*91f16700Schasinglulu #define POC_SD0_DAT0_33V	BIT(2)
183*91f16700Schasinglulu #define POC_SD0_CMD_33V		BIT(1)
184*91f16700Schasinglulu #define POC_SD0_CLK_33V		BIT(0)
185*91f16700Schasinglulu 
186*91f16700Schasinglulu #define POCCTRL2_MASK		(0xFFFFFFFEU)
187*91f16700Schasinglulu #define POC2_VREF_33V		BIT(0)
188*91f16700Schasinglulu 
189*91f16700Schasinglulu #define MOD_SEL0_ADGB_A			((uint32_t)0U << 29U)
190*91f16700Schasinglulu #define MOD_SEL0_ADGB_B			((uint32_t)1U << 29U)
191*91f16700Schasinglulu #define MOD_SEL0_ADGB_C			((uint32_t)2U << 29U)
192*91f16700Schasinglulu #define MOD_SEL0_DRIF0_A		((uint32_t)0U << 28U)
193*91f16700Schasinglulu #define MOD_SEL0_DRIF0_B		((uint32_t)1U << 28U)
194*91f16700Schasinglulu #define MOD_SEL0_FM_A			((uint32_t)0U << 26U)
195*91f16700Schasinglulu #define MOD_SEL0_FM_B			((uint32_t)1U << 26U)
196*91f16700Schasinglulu #define MOD_SEL0_FM_C			((uint32_t)2U << 26U)
197*91f16700Schasinglulu #define MOD_SEL0_FSO_A			((uint32_t)0U << 25U)
198*91f16700Schasinglulu #define MOD_SEL0_FSO_B			((uint32_t)1U << 25U)
199*91f16700Schasinglulu #define MOD_SEL0_HSCIF0_A		((uint32_t)0U << 24U)
200*91f16700Schasinglulu #define MOD_SEL0_HSCIF0_B		((uint32_t)1U << 24U)
201*91f16700Schasinglulu #define MOD_SEL0_HSCIF1_A		((uint32_t)0U << 23U)
202*91f16700Schasinglulu #define MOD_SEL0_HSCIF1_B		((uint32_t)1U << 23U)
203*91f16700Schasinglulu #define MOD_SEL0_HSCIF2_A		((uint32_t)0U << 22U)
204*91f16700Schasinglulu #define MOD_SEL0_HSCIF2_B		((uint32_t)1U << 22U)
205*91f16700Schasinglulu #define MOD_SEL0_I2C1_A			((uint32_t)0U << 20U)
206*91f16700Schasinglulu #define MOD_SEL0_I2C1_B			((uint32_t)1U << 20U)
207*91f16700Schasinglulu #define MOD_SEL0_I2C1_C			((uint32_t)2U << 20U)
208*91f16700Schasinglulu #define MOD_SEL0_I2C1_D			((uint32_t)3U << 20U)
209*91f16700Schasinglulu #define MOD_SEL0_I2C2_A			((uint32_t)0U << 17U)
210*91f16700Schasinglulu #define MOD_SEL0_I2C2_B			((uint32_t)1U << 17U)
211*91f16700Schasinglulu #define MOD_SEL0_I2C2_C			((uint32_t)2U << 17U)
212*91f16700Schasinglulu #define MOD_SEL0_I2C2_D			((uint32_t)3U << 17U)
213*91f16700Schasinglulu #define MOD_SEL0_I2C2_E			((uint32_t)4U << 17U)
214*91f16700Schasinglulu #define MOD_SEL0_NDFC_A			((uint32_t)0U << 16U)
215*91f16700Schasinglulu #define MOD_SEL0_NDFC_B			((uint32_t)1U << 16U)
216*91f16700Schasinglulu #define MOD_SEL0_PWM0_A			((uint32_t)0U << 15U)
217*91f16700Schasinglulu #define MOD_SEL0_PWM0_B			((uint32_t)1U << 15U)
218*91f16700Schasinglulu #define MOD_SEL0_PWM1_A			((uint32_t)0U << 14U)
219*91f16700Schasinglulu #define MOD_SEL0_PWM1_B			((uint32_t)1U << 14U)
220*91f16700Schasinglulu #define MOD_SEL0_PWM2_A			((uint32_t)0U << 12U)
221*91f16700Schasinglulu #define MOD_SEL0_PWM2_B			((uint32_t)1U << 12U)
222*91f16700Schasinglulu #define MOD_SEL0_PWM2_C			((uint32_t)2U << 12U)
223*91f16700Schasinglulu #define MOD_SEL0_PWM3_A			((uint32_t)0U << 10U)
224*91f16700Schasinglulu #define MOD_SEL0_PWM3_B			((uint32_t)1U << 10U)
225*91f16700Schasinglulu #define MOD_SEL0_PWM3_C			((uint32_t)2U << 10U)
226*91f16700Schasinglulu #define MOD_SEL0_PWM4_A			((uint32_t)0U << 9U)
227*91f16700Schasinglulu #define MOD_SEL0_PWM4_B			((uint32_t)1U << 9U)
228*91f16700Schasinglulu #define MOD_SEL0_PWM5_A			((uint32_t)0U << 8U)
229*91f16700Schasinglulu #define MOD_SEL0_PWM5_B			((uint32_t)1U << 8U)
230*91f16700Schasinglulu #define MOD_SEL0_PWM6_A			((uint32_t)0U << 7U)
231*91f16700Schasinglulu #define MOD_SEL0_PWM6_B			((uint32_t)1U << 7U)
232*91f16700Schasinglulu #define MOD_SEL0_REMOCON_A		((uint32_t)0U << 5U)
233*91f16700Schasinglulu #define MOD_SEL0_REMOCON_B		((uint32_t)1U << 5U)
234*91f16700Schasinglulu #define MOD_SEL0_REMOCON_C		((uint32_t)2U << 5U)
235*91f16700Schasinglulu #define MOD_SEL0_SCIF_A			((uint32_t)0U << 4U)
236*91f16700Schasinglulu #define MOD_SEL0_SCIF_B			((uint32_t)1U << 4U)
237*91f16700Schasinglulu #define MOD_SEL0_SCIF0_A		((uint32_t)0U << 3U)
238*91f16700Schasinglulu #define MOD_SEL0_SCIF0_B		((uint32_t)1U << 3U)
239*91f16700Schasinglulu #define MOD_SEL0_SCIF2_A		((uint32_t)0U << 2U)
240*91f16700Schasinglulu #define MOD_SEL0_SCIF2_B		((uint32_t)1U << 2U)
241*91f16700Schasinglulu #define MOD_SEL0_SPEED_PULSE_IF_A	((uint32_t)0U << 0U)
242*91f16700Schasinglulu #define MOD_SEL0_SPEED_PULSE_IF_B	((uint32_t)1U << 0U)
243*91f16700Schasinglulu #define MOD_SEL0_SPEED_PULSE_IF_C	((uint32_t)2U << 0U)
244*91f16700Schasinglulu #define MOD_SEL1_SIMCARD_A		((uint32_t)0U << 31U)
245*91f16700Schasinglulu #define MOD_SEL1_SIMCARD_B		((uint32_t)1U << 31U)
246*91f16700Schasinglulu #define MOD_SEL1_SSI2_A			((uint32_t)0U << 30U)
247*91f16700Schasinglulu #define MOD_SEL1_SSI2_B			((uint32_t)1U << 30U)
248*91f16700Schasinglulu #define MOD_SEL1_TIMER_TMU_A		((uint32_t)0U << 29U)
249*91f16700Schasinglulu #define MOD_SEL1_TIMER_TMU_B		((uint32_t)1U << 29U)
250*91f16700Schasinglulu #define MOD_SEL1_USB20_CH0_A		((uint32_t)0U << 28U)
251*91f16700Schasinglulu #define MOD_SEL1_USB20_CH0_B		((uint32_t)1U << 28U)
252*91f16700Schasinglulu #define MOD_SEL1_DRIF2_A		((uint32_t)0U << 26U)
253*91f16700Schasinglulu #define MOD_SEL1_DRIF2_B		((uint32_t)1U << 26U)
254*91f16700Schasinglulu #define MOD_SEL1_DRIF3_A		((uint32_t)0U << 25U)
255*91f16700Schasinglulu #define MOD_SEL1_DRIF3_B		((uint32_t)1U << 25U)
256*91f16700Schasinglulu #define MOD_SEL1_HSCIF3_A		((uint32_t)0U << 22U)
257*91f16700Schasinglulu #define MOD_SEL1_HSCIF3_B		((uint32_t)1U << 22U)
258*91f16700Schasinglulu #define MOD_SEL1_HSCIF3_C		((uint32_t)2U << 22U)
259*91f16700Schasinglulu #define MOD_SEL1_HSCIF3_D		((uint32_t)3U << 22U)
260*91f16700Schasinglulu #define MOD_SEL1_HSCIF3_E		((uint32_t)4U << 22U)
261*91f16700Schasinglulu #define MOD_SEL1_HSCIF4_A		((uint32_t)0U << 19U)
262*91f16700Schasinglulu #define MOD_SEL1_HSCIF4_B		((uint32_t)1U << 19U)
263*91f16700Schasinglulu #define MOD_SEL1_HSCIF4_C		((uint32_t)2U << 19U)
264*91f16700Schasinglulu #define MOD_SEL1_HSCIF4_D		((uint32_t)3U << 19U)
265*91f16700Schasinglulu #define MOD_SEL1_HSCIF4_E		((uint32_t)4U << 19U)
266*91f16700Schasinglulu #define MOD_SEL1_I2C6_A			((uint32_t)0U << 18U)
267*91f16700Schasinglulu #define MOD_SEL1_I2C6_B			((uint32_t)1U << 18U)
268*91f16700Schasinglulu #define MOD_SEL1_I2C7_A			((uint32_t)0U << 17U)
269*91f16700Schasinglulu #define MOD_SEL1_I2C7_B			((uint32_t)1U << 17U)
270*91f16700Schasinglulu #define MOD_SEL1_MSIOF2_A		((uint32_t)0U << 16U)
271*91f16700Schasinglulu #define MOD_SEL1_MSIOF2_B		((uint32_t)1U << 16U)
272*91f16700Schasinglulu #define MOD_SEL1_MSIOF3_A		((uint32_t)0U << 15U)
273*91f16700Schasinglulu #define MOD_SEL1_MSIOF3_B		((uint32_t)1U << 15U)
274*91f16700Schasinglulu #define MOD_SEL1_SCIF3_A		((uint32_t)0U << 13U)
275*91f16700Schasinglulu #define MOD_SEL1_SCIF3_B		((uint32_t)1U << 13U)
276*91f16700Schasinglulu #define MOD_SEL1_SCIF3_C		((uint32_t)2U << 13U)
277*91f16700Schasinglulu #define MOD_SEL1_SCIF4_A		((uint32_t)0U << 11U)
278*91f16700Schasinglulu #define MOD_SEL1_SCIF4_B		((uint32_t)1U << 11U)
279*91f16700Schasinglulu #define MOD_SEL1_SCIF4_C		((uint32_t)2U << 11U)
280*91f16700Schasinglulu #define MOD_SEL1_SCIF5_A		((uint32_t)0U << 9U)
281*91f16700Schasinglulu #define MOD_SEL1_SCIF5_B		((uint32_t)1U << 9U)
282*91f16700Schasinglulu #define MOD_SEL1_SCIF5_C		((uint32_t)2U << 9U)
283*91f16700Schasinglulu #define MOD_SEL1_VIN4_A			((uint32_t)0U << 8U)
284*91f16700Schasinglulu #define MOD_SEL1_VIN4_B			((uint32_t)1U << 8U)
285*91f16700Schasinglulu #define MOD_SEL1_VIN5_A			((uint32_t)0U << 7U)
286*91f16700Schasinglulu #define MOD_SEL1_VIN5_B			((uint32_t)1U << 7U)
287*91f16700Schasinglulu #define MOD_SEL1_ADGC_A			((uint32_t)0U << 5U)
288*91f16700Schasinglulu #define MOD_SEL1_ADGC_B			((uint32_t)1U << 5U)
289*91f16700Schasinglulu #define MOD_SEL1_ADGC_C			((uint32_t)2U << 5U)
290*91f16700Schasinglulu #define MOD_SEL1_SSI9_A			((uint32_t)0U << 4U)
291*91f16700Schasinglulu #define MOD_SEL1_SSI9_B			((uint32_t)1U << 4U)
292*91f16700Schasinglulu 
293*91f16700Schasinglulu static void pfc_reg_write(uint32_t addr, uint32_t data)
294*91f16700Schasinglulu {
295*91f16700Schasinglulu 	mmio_write_32(PFC_PMMR, ~data);
296*91f16700Schasinglulu 	mmio_write_32((uintptr_t)addr, data);
297*91f16700Schasinglulu }
298*91f16700Schasinglulu 
299*91f16700Schasinglulu void pfc_init_g2e(void)
300*91f16700Schasinglulu {
301*91f16700Schasinglulu 	uint32_t reg;
302*91f16700Schasinglulu 
303*91f16700Schasinglulu 	/* initialize module select */
304*91f16700Schasinglulu 	pfc_reg_write(PFC_MOD_SEL0,
305*91f16700Schasinglulu 		      MOD_SEL0_ADGB_A |
306*91f16700Schasinglulu 		      MOD_SEL0_DRIF0_A |
307*91f16700Schasinglulu 		      MOD_SEL0_FM_A |
308*91f16700Schasinglulu 		      MOD_SEL0_FSO_A |
309*91f16700Schasinglulu 		      MOD_SEL0_HSCIF0_A |
310*91f16700Schasinglulu 		      MOD_SEL0_HSCIF1_A |
311*91f16700Schasinglulu 		      MOD_SEL0_HSCIF2_A |
312*91f16700Schasinglulu 		      MOD_SEL0_I2C1_A |
313*91f16700Schasinglulu 		      MOD_SEL0_I2C2_A |
314*91f16700Schasinglulu 		      MOD_SEL0_NDFC_A |
315*91f16700Schasinglulu 		      MOD_SEL0_PWM0_A |
316*91f16700Schasinglulu 		      MOD_SEL0_PWM1_A |
317*91f16700Schasinglulu 		      MOD_SEL0_PWM2_A |
318*91f16700Schasinglulu 		      MOD_SEL0_PWM3_A |
319*91f16700Schasinglulu 		      MOD_SEL0_PWM4_A |
320*91f16700Schasinglulu 		      MOD_SEL0_PWM5_A |
321*91f16700Schasinglulu 		      MOD_SEL0_PWM6_A |
322*91f16700Schasinglulu 		      MOD_SEL0_REMOCON_A |
323*91f16700Schasinglulu 		      MOD_SEL0_SCIF_A |
324*91f16700Schasinglulu 		      MOD_SEL0_SCIF0_A |
325*91f16700Schasinglulu 		      MOD_SEL0_SCIF2_A |
326*91f16700Schasinglulu 		      MOD_SEL0_SPEED_PULSE_IF_A);
327*91f16700Schasinglulu 
328*91f16700Schasinglulu 	pfc_reg_write(PFC_MOD_SEL1,
329*91f16700Schasinglulu 		      MOD_SEL1_SIMCARD_A |
330*91f16700Schasinglulu 		      MOD_SEL1_SSI2_A |
331*91f16700Schasinglulu 		      MOD_SEL1_TIMER_TMU_A |
332*91f16700Schasinglulu 		      MOD_SEL1_USB20_CH0_B |
333*91f16700Schasinglulu 		      MOD_SEL1_DRIF2_A |
334*91f16700Schasinglulu 		      MOD_SEL1_DRIF3_A |
335*91f16700Schasinglulu 		      MOD_SEL1_HSCIF3_C |
336*91f16700Schasinglulu 		      MOD_SEL1_HSCIF4_B |
337*91f16700Schasinglulu 		      MOD_SEL1_I2C6_A |
338*91f16700Schasinglulu 		      MOD_SEL1_I2C7_A |
339*91f16700Schasinglulu 		      MOD_SEL1_MSIOF2_A |
340*91f16700Schasinglulu 		      MOD_SEL1_MSIOF3_A |
341*91f16700Schasinglulu 		      MOD_SEL1_SCIF3_A |
342*91f16700Schasinglulu 		      MOD_SEL1_SCIF4_A |
343*91f16700Schasinglulu 		      MOD_SEL1_SCIF5_A |
344*91f16700Schasinglulu 		      MOD_SEL1_VIN4_A |
345*91f16700Schasinglulu 		      MOD_SEL1_VIN5_A |
346*91f16700Schasinglulu 		      MOD_SEL1_ADGC_A |
347*91f16700Schasinglulu 		      MOD_SEL1_SSI9_A);
348*91f16700Schasinglulu 
349*91f16700Schasinglulu 	/* initialize peripheral function select */
350*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR0,
351*91f16700Schasinglulu 		      IPSR_28_FUNC(2) |	/* HRX4_B */
352*91f16700Schasinglulu 		      IPSR_24_FUNC(2) |	/* HTX4_B */
353*91f16700Schasinglulu 		      IPSR_20_FUNC(0) |	/* QSPI1_SPCLK */
354*91f16700Schasinglulu 		      IPSR_16_FUNC(0) |	/* QSPI0_IO3 */
355*91f16700Schasinglulu 		      IPSR_12_FUNC(0) |	/* QSPI0_IO2 */
356*91f16700Schasinglulu 		      IPSR_8_FUNC(0) |	/* QSPI0_MISO/IO1 */
357*91f16700Schasinglulu 		      IPSR_4_FUNC(0) |	/* QSPI0_MOSI/IO0 */
358*91f16700Schasinglulu 		      IPSR_0_FUNC(0));	/* QSPI0_SPCLK */
359*91f16700Schasinglulu 
360*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR1,
361*91f16700Schasinglulu 		      IPSR_28_FUNC(0) |	/* AVB_RD2 */
362*91f16700Schasinglulu 		      IPSR_24_FUNC(0) |	/* AVB_RD1 */
363*91f16700Schasinglulu 		      IPSR_20_FUNC(0) |	/* AVB_RD0 */
364*91f16700Schasinglulu 		      IPSR_16_FUNC(0) |	/* RPC_RESET# */
365*91f16700Schasinglulu 		      IPSR_12_FUNC(0) |	/* RPC_INT# */
366*91f16700Schasinglulu 		      IPSR_8_FUNC(0) |	/* QSPI1_SSL */
367*91f16700Schasinglulu 		      IPSR_4_FUNC(2) |	/* HRX3_C */
368*91f16700Schasinglulu 		      IPSR_0_FUNC(2));	/* HTX3_C */
369*91f16700Schasinglulu 
370*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR2,
371*91f16700Schasinglulu 		      IPSR_28_FUNC(1) |	/* IRQ0 */
372*91f16700Schasinglulu 		      IPSR_24_FUNC(0) |
373*91f16700Schasinglulu 		      IPSR_20_FUNC(0) |
374*91f16700Schasinglulu 		      IPSR_16_FUNC(2) |	/* AVB_LINK */
375*91f16700Schasinglulu 		      IPSR_12_FUNC(0) |
376*91f16700Schasinglulu 		      IPSR_8_FUNC(0) |	/* AVB_MDC */
377*91f16700Schasinglulu 		      IPSR_4_FUNC(0) |	/* AVB_MDIO */
378*91f16700Schasinglulu 		      IPSR_0_FUNC(0));	/* AVB_TXCREFCLK */
379*91f16700Schasinglulu 
380*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR3,
381*91f16700Schasinglulu 		      IPSR_28_FUNC(5) |	/* DU_HSYNC */
382*91f16700Schasinglulu 		      IPSR_24_FUNC(0) |
383*91f16700Schasinglulu 		      IPSR_20_FUNC(0) |
384*91f16700Schasinglulu 		      IPSR_16_FUNC(0) |
385*91f16700Schasinglulu 		      IPSR_12_FUNC(5) |	/* DU_DG4 */
386*91f16700Schasinglulu 		      IPSR_8_FUNC(5) |	/* DU_DOTCLKOUT0 */
387*91f16700Schasinglulu 		      IPSR_4_FUNC(5) |	/* DU_DISP */
388*91f16700Schasinglulu 		      IPSR_0_FUNC(1));	/* IRQ1 */
389*91f16700Schasinglulu 
390*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR4,
391*91f16700Schasinglulu 		      IPSR_28_FUNC(5) |	/* DU_DB5 */
392*91f16700Schasinglulu 		      IPSR_24_FUNC(5) |	/* DU_DB4 */
393*91f16700Schasinglulu 		      IPSR_20_FUNC(5) |	/* DU_DB3 */
394*91f16700Schasinglulu 		      IPSR_16_FUNC(5) |	/* DU_DB2 */
395*91f16700Schasinglulu 		      IPSR_12_FUNC(5) |	/* DU_DG6 */
396*91f16700Schasinglulu 		      IPSR_8_FUNC(5) |	/* DU_VSYNC */
397*91f16700Schasinglulu 		      IPSR_4_FUNC(5) |	/* DU_DG5 */
398*91f16700Schasinglulu 		      IPSR_0_FUNC(5));	/* DU_DG7 */
399*91f16700Schasinglulu 
400*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR5,
401*91f16700Schasinglulu 		      IPSR_28_FUNC(5) |	/* DU_DR3 */
402*91f16700Schasinglulu 		      IPSR_24_FUNC(5) |	/* DU_DB7 */
403*91f16700Schasinglulu 		      IPSR_20_FUNC(5) |	/* DU_DR2 */
404*91f16700Schasinglulu 		      IPSR_16_FUNC(5) |	/* DU_DR1 */
405*91f16700Schasinglulu 		      IPSR_12_FUNC(5) |	/* DU_DR0 */
406*91f16700Schasinglulu 		      IPSR_8_FUNC(5) |	/* DU_DB1 */
407*91f16700Schasinglulu 		      IPSR_4_FUNC(5) |	/* DU_DB0 */
408*91f16700Schasinglulu 		      IPSR_0_FUNC(5));	/* DU_DB6 */
409*91f16700Schasinglulu 
410*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR6,
411*91f16700Schasinglulu 		      IPSR_28_FUNC(5) |	/* DU_DG1 */
412*91f16700Schasinglulu 		      IPSR_24_FUNC(5) |	/* DU_DG0 */
413*91f16700Schasinglulu 		      IPSR_20_FUNC(5) |	/* DU_DR7 */
414*91f16700Schasinglulu 		      IPSR_16_FUNC(1) |	/* CANFD1_RX */
415*91f16700Schasinglulu 		      IPSR_12_FUNC(5) |	/* DU_DR6 */
416*91f16700Schasinglulu 		      IPSR_8_FUNC(5) |	/* DU_DR5 */
417*91f16700Schasinglulu 		      IPSR_4_FUNC(1) |	/* CANFD1_TX */
418*91f16700Schasinglulu 		      IPSR_0_FUNC(5));	/* DU_DR4 */
419*91f16700Schasinglulu 
420*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR7,
421*91f16700Schasinglulu 		      IPSR_28_FUNC(0) |	/* SD0_CLK */
422*91f16700Schasinglulu 		      IPSR_24_FUNC(0) |
423*91f16700Schasinglulu 		      IPSR_20_FUNC(5) |	/* DU_DOTCLKIN0 */
424*91f16700Schasinglulu 		      IPSR_16_FUNC(5) |	/* DU_DG3 */
425*91f16700Schasinglulu 		      IPSR_12_FUNC(1) |	/* CAN_CLK */
426*91f16700Schasinglulu 		      IPSR_8_FUNC(1) |	/* CANFD0_RX */
427*91f16700Schasinglulu 		      IPSR_4_FUNC(1) |	/* CANFD0_TX */
428*91f16700Schasinglulu 		      IPSR_0_FUNC(5));	/* DU_DG2 */
429*91f16700Schasinglulu 
430*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR8,
431*91f16700Schasinglulu 		      IPSR_28_FUNC(0) |	/* SD1_DAT0 */
432*91f16700Schasinglulu 		      IPSR_24_FUNC(0) |	/* SD1_CMD */
433*91f16700Schasinglulu 		      IPSR_20_FUNC(0) |	/* SD1_CLK */
434*91f16700Schasinglulu 		      IPSR_16_FUNC(0) |	/* SD0_DAT3 */
435*91f16700Schasinglulu 		      IPSR_12_FUNC(0) |	/* SD0_DAT2 */
436*91f16700Schasinglulu 		      IPSR_8_FUNC(0) |	/* SD0_DAT1 */
437*91f16700Schasinglulu 		      IPSR_4_FUNC(0) |	/* SD0_DAT0 */
438*91f16700Schasinglulu 		      IPSR_0_FUNC(0));	/* SD0_CMD */
439*91f16700Schasinglulu 
440*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR9,
441*91f16700Schasinglulu 		      IPSR_28_FUNC(0) |	/* SD3_DAT2 */
442*91f16700Schasinglulu 		      IPSR_24_FUNC(0) |	/* SD3_DAT1 */
443*91f16700Schasinglulu 		      IPSR_20_FUNC(0) |	/* SD3_DAT0 */
444*91f16700Schasinglulu 		      IPSR_16_FUNC(0) |	/* SD3_CMD */
445*91f16700Schasinglulu 		      IPSR_12_FUNC(0) |	/* SD3_CLK */
446*91f16700Schasinglulu 		      IPSR_8_FUNC(0) |	/* SD1_DAT3 */
447*91f16700Schasinglulu 		      IPSR_4_FUNC(0) |	/* SD1_DAT2 */
448*91f16700Schasinglulu 		      IPSR_0_FUNC(0));	/* SD1_DAT1 */
449*91f16700Schasinglulu 
450*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR10,
451*91f16700Schasinglulu 		      IPSR_24_FUNC(0) |	/* SD0_CD */
452*91f16700Schasinglulu 		      IPSR_20_FUNC(0) |	/* SD3_DS */
453*91f16700Schasinglulu 		      IPSR_16_FUNC(0) |	/* SD3_DAT7 */
454*91f16700Schasinglulu 		      IPSR_12_FUNC(0) |	/* SD3_DAT6 */
455*91f16700Schasinglulu 		      IPSR_8_FUNC(0) |	/* SD3_DAT5 */
456*91f16700Schasinglulu 		      IPSR_4_FUNC(0) |	/* SD3_DAT4 */
457*91f16700Schasinglulu 		      IPSR_0_FUNC(0));	/* SD3_DAT3 */
458*91f16700Schasinglulu 
459*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR11,
460*91f16700Schasinglulu 		      IPSR_28_FUNC(0) |
461*91f16700Schasinglulu 		      IPSR_24_FUNC(8) |	/* USB0_ID */
462*91f16700Schasinglulu 		      IPSR_20_FUNC(2) |	/* AUDIO_CLKOUT1_A */
463*91f16700Schasinglulu 		      IPSR_16_FUNC(0) |	/* CTS0#_A */
464*91f16700Schasinglulu 		      IPSR_12_FUNC(0) |
465*91f16700Schasinglulu 		      IPSR_8_FUNC(0) |
466*91f16700Schasinglulu 		      IPSR_4_FUNC(0) |	/* SD1_WP */
467*91f16700Schasinglulu 		      IPSR_0_FUNC(0));	/* SD1_CD */
468*91f16700Schasinglulu 
469*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR12,
470*91f16700Schasinglulu 		      IPSR_28_FUNC(0) |
471*91f16700Schasinglulu 		      IPSR_24_FUNC(0) |
472*91f16700Schasinglulu 		      IPSR_20_FUNC(0) |
473*91f16700Schasinglulu 		      IPSR_16_FUNC(0) |
474*91f16700Schasinglulu 		      IPSR_12_FUNC(0) |	/* RX2_A */
475*91f16700Schasinglulu 		      IPSR_8_FUNC(0) |	/* TX2_A */
476*91f16700Schasinglulu 		      IPSR_4_FUNC(0) |	/* SCK2_A */
477*91f16700Schasinglulu 		      IPSR_0_FUNC(0));
478*91f16700Schasinglulu 
479*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR13,
480*91f16700Schasinglulu 		      IPSR_28_FUNC(0) |
481*91f16700Schasinglulu 		      IPSR_24_FUNC(0) |
482*91f16700Schasinglulu 		      IPSR_20_FUNC(0) |
483*91f16700Schasinglulu 		      IPSR_16_FUNC(4) |	/* SDA1_B */
484*91f16700Schasinglulu 		      IPSR_12_FUNC(4) |	/* SCL1_B */
485*91f16700Schasinglulu 		      IPSR_8_FUNC(0) |	/* SSI_SDATA9 */
486*91f16700Schasinglulu 		      IPSR_4_FUNC(1) |	/* HTX2_A */
487*91f16700Schasinglulu 		      IPSR_0_FUNC(1));	/* HRX2_A */
488*91f16700Schasinglulu 
489*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR14,
490*91f16700Schasinglulu 		      IPSR_28_FUNC(0) |	/* SSI_SCK5 */
491*91f16700Schasinglulu 		      IPSR_24_FUNC(0) |	/* SSI_SDATA4 */
492*91f16700Schasinglulu 		      IPSR_20_FUNC(0) |	/* SSI_SDATA3 */
493*91f16700Schasinglulu 		      IPSR_16_FUNC(0) |	/* SSI_WS349 */
494*91f16700Schasinglulu 		      IPSR_12_FUNC(0) |	/* SSI_SCK349 */
495*91f16700Schasinglulu 		      IPSR_8_FUNC(0) |
496*91f16700Schasinglulu 		      IPSR_4_FUNC(0) |	/* SSI_SDATA1 */
497*91f16700Schasinglulu 		      IPSR_0_FUNC(0));/* SSI_SDATA0 */
498*91f16700Schasinglulu 
499*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR15,
500*91f16700Schasinglulu 		      IPSR_28_FUNC(0) |	/* USB30_OVC */
501*91f16700Schasinglulu 		      IPSR_24_FUNC(0) |	/* USB30_PWEN */
502*91f16700Schasinglulu 		      IPSR_20_FUNC(0) |	/* AUDIO_CLKA */
503*91f16700Schasinglulu 		      IPSR_16_FUNC(1) |	/* HRTS2#_A */
504*91f16700Schasinglulu 		      IPSR_12_FUNC(1) |	/* HCTS2#_A */
505*91f16700Schasinglulu 		      IPSR_8_FUNC(3) |	/* TPU0TO1 */
506*91f16700Schasinglulu 		      IPSR_4_FUNC(3) |	/* TPU0TO0 */
507*91f16700Schasinglulu 		      IPSR_0_FUNC(0));	/* SSI_WS5 */
508*91f16700Schasinglulu 
509*91f16700Schasinglulu 	/* initialize GPIO/peripheral function select */
510*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR0,
511*91f16700Schasinglulu 		      GPSR0_SCL4 |
512*91f16700Schasinglulu 		      GPSR0_D15 |
513*91f16700Schasinglulu 		      GPSR0_D14 |
514*91f16700Schasinglulu 		      GPSR0_D13 |
515*91f16700Schasinglulu 		      GPSR0_D12 |
516*91f16700Schasinglulu 		      GPSR0_D11 |
517*91f16700Schasinglulu 		      GPSR0_D10 |
518*91f16700Schasinglulu 		      GPSR0_D9 |
519*91f16700Schasinglulu 		      GPSR0_D8 |
520*91f16700Schasinglulu 		      GPSR0_D7 |
521*91f16700Schasinglulu 		      GPSR0_D6 |
522*91f16700Schasinglulu 		      GPSR0_D5 |
523*91f16700Schasinglulu 		      GPSR0_D4 |
524*91f16700Schasinglulu 		      GPSR0_D3 |
525*91f16700Schasinglulu 		      GPSR0_D2 |
526*91f16700Schasinglulu 		      GPSR0_D1 |
527*91f16700Schasinglulu 		      GPSR0_D0);
528*91f16700Schasinglulu 
529*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR1,
530*91f16700Schasinglulu 		      GPSR1_WE0 |
531*91f16700Schasinglulu 		      GPSR1_CS0 |
532*91f16700Schasinglulu 		      GPSR1_A19 |
533*91f16700Schasinglulu 		      GPSR1_A18 |
534*91f16700Schasinglulu 		      GPSR1_A17 |
535*91f16700Schasinglulu 		      GPSR1_A16 |
536*91f16700Schasinglulu 		      GPSR1_A15 |
537*91f16700Schasinglulu 		      GPSR1_A14 |
538*91f16700Schasinglulu 		      GPSR1_A13 |
539*91f16700Schasinglulu 		      GPSR1_A12 |
540*91f16700Schasinglulu 		      GPSR1_A11 |
541*91f16700Schasinglulu 		      GPSR1_A10 |
542*91f16700Schasinglulu 		      GPSR1_A9 |
543*91f16700Schasinglulu 		      GPSR1_A8 |
544*91f16700Schasinglulu 		      GPSR1_A4 |
545*91f16700Schasinglulu 		      GPSR1_A3 |
546*91f16700Schasinglulu 		      GPSR1_A2 |
547*91f16700Schasinglulu 		      GPSR1_A1 |
548*91f16700Schasinglulu 		      GPSR1_A0);
549*91f16700Schasinglulu 
550*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR2,
551*91f16700Schasinglulu 		      GPSR2_BIT27_REVERSED |
552*91f16700Schasinglulu 		      GPSR2_BIT26_REVERSED |
553*91f16700Schasinglulu 		      GPSR2_AVB_PHY_INT |
554*91f16700Schasinglulu 		      GPSR2_AVB_TXCREFCLK |
555*91f16700Schasinglulu 		      GPSR2_AVB_RD3 |
556*91f16700Schasinglulu 		      GPSR2_AVB_RD2 |
557*91f16700Schasinglulu 		      GPSR2_AVB_RD1 |
558*91f16700Schasinglulu 		      GPSR2_AVB_RD0 |
559*91f16700Schasinglulu 		      GPSR2_AVB_RXC |
560*91f16700Schasinglulu 		      GPSR2_AVB_RX_CTL |
561*91f16700Schasinglulu 		      GPSR2_RPC_RESET |
562*91f16700Schasinglulu 		      GPSR2_RPC_RPC_INT |
563*91f16700Schasinglulu 		      GPSR2_QSPI1_IO3 |
564*91f16700Schasinglulu 		      GPSR2_QSPI1_IO2 |
565*91f16700Schasinglulu 		      GPSR2_QSPI1_MISO_IO1 |
566*91f16700Schasinglulu 		      GPSR2_QSPI1_MOSI_IO0 |
567*91f16700Schasinglulu 		      GPSR2_QSPI0_SSL |
568*91f16700Schasinglulu 		      GPSR2_QSPI0_IO3 |
569*91f16700Schasinglulu 		      GPSR2_QSPI0_IO2 |
570*91f16700Schasinglulu 		      GPSR2_QSPI0_MISO_IO1 |
571*91f16700Schasinglulu 		      GPSR2_QSPI0_MOSI_IO0 |
572*91f16700Schasinglulu 		      GPSR2_QSPI0_SPCLK);
573*91f16700Schasinglulu 
574*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR3,
575*91f16700Schasinglulu 		      GPSR3_SD0_CD |
576*91f16700Schasinglulu 		      GPSR3_SD1_DAT3 |
577*91f16700Schasinglulu 		      GPSR3_SD1_DAT2 |
578*91f16700Schasinglulu 		      GPSR3_SD1_DAT1 |
579*91f16700Schasinglulu 		      GPSR3_SD1_DAT0 |
580*91f16700Schasinglulu 		      GPSR3_SD1_CMD |
581*91f16700Schasinglulu 		      GPSR3_SD1_CLK |
582*91f16700Schasinglulu 		      GPSR3_SD0_DAT3 |
583*91f16700Schasinglulu 		      GPSR3_SD0_DAT2 |
584*91f16700Schasinglulu 		      GPSR3_SD0_DAT1 |
585*91f16700Schasinglulu 		      GPSR3_SD0_DAT0 |
586*91f16700Schasinglulu 		      GPSR3_SD0_CMD |
587*91f16700Schasinglulu 		      GPSR3_SD0_CLK);
588*91f16700Schasinglulu 
589*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR4,
590*91f16700Schasinglulu 		      GPSR4_SD3_DAT3 |
591*91f16700Schasinglulu 		      GPSR4_SD3_DAT2 |
592*91f16700Schasinglulu 		      GPSR4_SD3_DAT1 |
593*91f16700Schasinglulu 		      GPSR4_SD3_DAT0 |
594*91f16700Schasinglulu 		      GPSR4_SD3_CMD |
595*91f16700Schasinglulu 		      GPSR4_SD3_CLK);
596*91f16700Schasinglulu 
597*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR5,
598*91f16700Schasinglulu 		      GPSR5_MLB_SIG |
599*91f16700Schasinglulu 		      GPSR5_MLB_CLK |
600*91f16700Schasinglulu 		      GPSR5_SSI_SDATA9 |
601*91f16700Schasinglulu 		      GPSR5_MSIOF0_SS2 |
602*91f16700Schasinglulu 		      GPSR5_MSIOF0_SS1 |
603*91f16700Schasinglulu 		      GPSR5_MSIOF0_SYNC |
604*91f16700Schasinglulu 		      GPSR5_MSIOF0_TXD |
605*91f16700Schasinglulu 		      GPSR5_MSIOF0_RXD |
606*91f16700Schasinglulu 		      GPSR5_MSIOF0_SCK |
607*91f16700Schasinglulu 		      GPSR5_RX2_A |
608*91f16700Schasinglulu 		      GPSR5_TX2_A |
609*91f16700Schasinglulu 		      GPSR5_RTS0_A |
610*91f16700Schasinglulu 		      GPSR5_SCK0_A);
611*91f16700Schasinglulu 
612*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR6,
613*91f16700Schasinglulu 		      GPSR6_USB30_PWEN |
614*91f16700Schasinglulu 		      GPSR6_SSI_SDATA6 |
615*91f16700Schasinglulu 		      GPSR6_SSI_WS6 |
616*91f16700Schasinglulu 		      GPSR6_SSI_SCK6 |
617*91f16700Schasinglulu 		      GPSR6_SSI_SDATA5 |
618*91f16700Schasinglulu 		      GPSR6_SSI_SCK5 |
619*91f16700Schasinglulu 		      GPSR6_SSI_SDATA4 |
620*91f16700Schasinglulu 		      GPSR6_USB30_OVC |
621*91f16700Schasinglulu 		      GPSR6_AUDIO_CLKA |
622*91f16700Schasinglulu 		      GPSR6_SSI_SDATA3 |
623*91f16700Schasinglulu 		      GPSR6_SSI_WS349 |
624*91f16700Schasinglulu 		      GPSR6_SSI_SCK349 |
625*91f16700Schasinglulu 		      GPSR6_SSI_SDATA0 |
626*91f16700Schasinglulu 		      GPSR6_SSI_WS01239 |
627*91f16700Schasinglulu 		      GPSR6_SSI_SCK01239);
628*91f16700Schasinglulu 
629*91f16700Schasinglulu 	/* initialize POC control */
630*91f16700Schasinglulu 	reg = mmio_read_32(PFC_POCCTRL0);
631*91f16700Schasinglulu 	reg = (reg & POCCTRL0_MASK) |
632*91f16700Schasinglulu 	      POC_SD1_DAT3_33V |
633*91f16700Schasinglulu 	      POC_SD1_DAT2_33V |
634*91f16700Schasinglulu 	      POC_SD1_DAT1_33V |
635*91f16700Schasinglulu 	      POC_SD1_DAT0_33V |
636*91f16700Schasinglulu 	      POC_SD1_CMD_33V |
637*91f16700Schasinglulu 	      POC_SD1_CLK_33V |
638*91f16700Schasinglulu 	      POC_SD0_DAT3_33V |
639*91f16700Schasinglulu 	      POC_SD0_DAT2_33V |
640*91f16700Schasinglulu 	      POC_SD0_DAT1_33V |
641*91f16700Schasinglulu 	      POC_SD0_DAT0_33V |
642*91f16700Schasinglulu 	      POC_SD0_CMD_33V |
643*91f16700Schasinglulu 	      POC_SD0_CLK_33V;
644*91f16700Schasinglulu 	pfc_reg_write(PFC_POCCTRL0, reg);
645*91f16700Schasinglulu 
646*91f16700Schasinglulu 	reg = mmio_read_32(PFC_POCCTRL2);
647*91f16700Schasinglulu 	reg = ((reg & POCCTRL2_MASK) & ~POC2_VREF_33V);
648*91f16700Schasinglulu 	pfc_reg_write(PFC_POCCTRL2, reg);
649*91f16700Schasinglulu 
650*91f16700Schasinglulu 	/* initialize LSI pin pull-up/down control */
651*91f16700Schasinglulu 	pfc_reg_write(PFC_PUD0, 0x00080000U);
652*91f16700Schasinglulu 	pfc_reg_write(PFC_PUD1, 0xCE398464U);
653*91f16700Schasinglulu 	pfc_reg_write(PFC_PUD2, 0xA4C380F4U);
654*91f16700Schasinglulu 	pfc_reg_write(PFC_PUD3, 0x0000079FU);
655*91f16700Schasinglulu 	pfc_reg_write(PFC_PUD4, 0xFFF0FFFFU);
656*91f16700Schasinglulu 	pfc_reg_write(PFC_PUD5, 0x40000000U);
657*91f16700Schasinglulu 
658*91f16700Schasinglulu 	/* initialize LSI pin pull-enable register */
659*91f16700Schasinglulu 	pfc_reg_write(PFC_PUEN0, 0x00000000U);
660*91f16700Schasinglulu 	pfc_reg_write(PFC_PUEN1, 0x00300000U);
661*91f16700Schasinglulu 	pfc_reg_write(PFC_PUEN2, 0x00400074U);
662*91f16700Schasinglulu 	pfc_reg_write(PFC_PUEN3, 0x00000000U);
663*91f16700Schasinglulu 	pfc_reg_write(PFC_PUEN4, 0x07900600U);
664*91f16700Schasinglulu 	pfc_reg_write(PFC_PUEN5, 0x00000000U);
665*91f16700Schasinglulu 
666*91f16700Schasinglulu 	/* initialize positive/negative logic select */
667*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG0, 0x00000000U);
668*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG1, 0x00000000U);
669*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG2, 0x00000000U);
670*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG3, 0x00000000U);
671*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG4, 0x00000000U);
672*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG5, 0x00000000U);
673*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG6, 0x00000000U);
674*91f16700Schasinglulu 
675*91f16700Schasinglulu 	/* initialize general IO/interrupt switching */
676*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL0, 0x00000000U);
677*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL1, 0x00000000U);
678*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL2, 0x00000000U);
679*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL3, 0x00000000U);
680*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL4, 0x00000000U);
681*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL5, 0x00000000U);
682*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL6, 0x00000000U);
683*91f16700Schasinglulu 
684*91f16700Schasinglulu 	/* initialize general output register */
685*91f16700Schasinglulu 	mmio_write_32(GPIO_OUTDT0, 0x00000000U);
686*91f16700Schasinglulu 	mmio_write_32(GPIO_OUTDT1, 0x00000000U);
687*91f16700Schasinglulu 	mmio_write_32(GPIO_OUTDT2, 0x00000000U);
688*91f16700Schasinglulu 	mmio_write_32(GPIO_OUTDT3, 0x00006000U);
689*91f16700Schasinglulu 	mmio_write_32(GPIO_OUTDT5, 0x00000000U);
690*91f16700Schasinglulu 	mmio_write_32(GPIO_OUTDT6, 0x00000000U);
691*91f16700Schasinglulu 
692*91f16700Schasinglulu 	/* initialize general input/output switching */
693*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL0, 0x00020000U);
694*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL1, 0x00100000U);
695*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL2, 0x03000000U);
696*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL3, 0x0000E000U);
697*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL4, 0x00000440U);
698*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL5, 0x00080000U);
699*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL6, 0x00000010U);
700*91f16700Schasinglulu }
701