xref: /arm-trusted-firmware/drivers/renesas/rcar/pfc/V3M/pfc_init_v3m.c (revision 91f16700b400a8c0651d24a598fc48ee2997a0d7)
1*91f16700Schasinglulu /*
2*91f16700Schasinglulu  * Copyright (c) 2015-2019, Renesas Electronics Corporation
3*91f16700Schasinglulu  * All rights reserved.
4*91f16700Schasinglulu  *
5*91f16700Schasinglulu  * SPDX-License-Identifier: BSD-3-Clause
6*91f16700Schasinglulu  */
7*91f16700Schasinglulu 
8*91f16700Schasinglulu #include <stdint.h>		/* for uint32_t */
9*91f16700Schasinglulu #include <lib/mmio.h>
10*91f16700Schasinglulu #include "pfc_init_v3m.h"
11*91f16700Schasinglulu #include "include/rcar_def.h"
12*91f16700Schasinglulu #include "rcar_private.h"
13*91f16700Schasinglulu #include "../pfc_regs.h"
14*91f16700Schasinglulu 
15*91f16700Schasinglulu /* Pin function bit */
16*91f16700Schasinglulu #define GPSR0_DU_EXODDF_DU_ODDF_DISP_CDE	BIT(21)
17*91f16700Schasinglulu #define GPSR0_DU_EXVSYNC_DU_VSYNC		BIT(20)
18*91f16700Schasinglulu #define GPSR0_DU_EXHSYNC_DU_HSYNC		BIT(19)
19*91f16700Schasinglulu #define GPSR0_DU_DOTCLKOUT			BIT(18)
20*91f16700Schasinglulu #define GPSR0_DU_DB7				BIT(17)
21*91f16700Schasinglulu #define GPSR0_DU_DB6				BIT(16)
22*91f16700Schasinglulu #define GPSR0_DU_DB5				BIT(15)
23*91f16700Schasinglulu #define GPSR0_DU_DB4				BIT(14)
24*91f16700Schasinglulu #define GPSR0_DU_DB3				BIT(13)
25*91f16700Schasinglulu #define GPSR0_DU_DB2				BIT(12)
26*91f16700Schasinglulu #define GPSR0_DU_DG7				BIT(11)
27*91f16700Schasinglulu #define GPSR0_DU_DG6				BIT(10)
28*91f16700Schasinglulu #define GPSR0_DU_DG5				BIT(9)
29*91f16700Schasinglulu #define GPSR0_DU_DG4				BIT(8)
30*91f16700Schasinglulu #define GPSR0_DU_DG3				BIT(7)
31*91f16700Schasinglulu #define GPSR0_DU_DG2				BIT(6)
32*91f16700Schasinglulu #define GPSR0_DU_DR7				BIT(5)
33*91f16700Schasinglulu #define GPSR0_DU_DR6				BIT(4)
34*91f16700Schasinglulu #define GPSR0_DU_DR5				BIT(3)
35*91f16700Schasinglulu #define GPSR0_DU_DR4				BIT(2)
36*91f16700Schasinglulu #define GPSR0_DU_DR3				BIT(1)
37*91f16700Schasinglulu #define GPSR0_DU_DR2				BIT(0)
38*91f16700Schasinglulu 
39*91f16700Schasinglulu #define GPSR1_DIGRF_CLKOUT			BIT(27)
40*91f16700Schasinglulu #define GPSR1_DIGRF_CLKIN			BIT(26)
41*91f16700Schasinglulu #define GPSR1_CANFD_CLK				BIT(25)
42*91f16700Schasinglulu #define GPSR1_CANFD1_RX				BIT(24)
43*91f16700Schasinglulu #define GPSR1_CANFD1_TX				BIT(23)
44*91f16700Schasinglulu #define GPSR1_CANFD0_RX				BIT(22)
45*91f16700Schasinglulu #define GPSR1_CANFD0_TX				BIT(21)
46*91f16700Schasinglulu #define GPSR1_AVB0_AVTP_CAPTURE			BIT(20)
47*91f16700Schasinglulu #define GPSR1_AVB0_AVTP_MATCH			BIT(19)
48*91f16700Schasinglulu #define GPSR1_AVB0_LINK				BIT(18)
49*91f16700Schasinglulu #define GPSR1_AVB0_PHY_INT			BIT(17)
50*91f16700Schasinglulu #define GPSR1_AVB0_MAGIC			BIT(16)
51*91f16700Schasinglulu #define GPSR1_AVB0_MDC				BIT(15)
52*91f16700Schasinglulu #define GPSR1_AVB0_MDIO				BIT(14)
53*91f16700Schasinglulu #define GPSR1_AVB0_TXCREFCLK			BIT(13)
54*91f16700Schasinglulu #define GPSR1_AVB0_TD3				BIT(12)
55*91f16700Schasinglulu #define GPSR1_AVB0_TD2				BIT(11)
56*91f16700Schasinglulu #define GPSR1_AVB0_TD1				BIT(10)
57*91f16700Schasinglulu #define GPSR1_AVB0_TD0				BIT(9)
58*91f16700Schasinglulu #define GPSR1_AVB0_TXC				BIT(8)
59*91f16700Schasinglulu #define GPSR1_AVB0_TX_CTL			BIT(7)
60*91f16700Schasinglulu #define GPSR1_AVB0_RD3				BIT(6)
61*91f16700Schasinglulu #define GPSR1_AVB0_RD2				BIT(5)
62*91f16700Schasinglulu #define GPSR1_AVB0_RD1				BIT(4)
63*91f16700Schasinglulu #define GPSR1_AVB0_RD0				BIT(3)
64*91f16700Schasinglulu #define GPSR1_AVB0_RXC				BIT(2)
65*91f16700Schasinglulu #define GPSR1_AVB0_RX_CTL			BIT(1)
66*91f16700Schasinglulu #define GPSR1_IRQ0				BIT(0)
67*91f16700Schasinglulu 
68*91f16700Schasinglulu #define GPSR2_VI0_FIELD				BIT(16)
69*91f16700Schasinglulu #define GPSR2_VI0_DATA11			BIT(15)
70*91f16700Schasinglulu #define GPSR2_VI0_DATA10			BIT(14)
71*91f16700Schasinglulu #define GPSR2_VI0_DATA9				BIT(13)
72*91f16700Schasinglulu #define GPSR2_VI0_DATA8				BIT(12)
73*91f16700Schasinglulu #define GPSR2_VI0_DATA7				BIT(11)
74*91f16700Schasinglulu #define GPSR2_VI0_DATA6				BIT(10)
75*91f16700Schasinglulu #define GPSR2_VI0_DATA5				BIT(9)
76*91f16700Schasinglulu #define GPSR2_VI0_DATA4				BIT(8)
77*91f16700Schasinglulu #define GPSR2_VI0_DATA3				BIT(7)
78*91f16700Schasinglulu #define GPSR2_VI0_DATA2				BIT(6)
79*91f16700Schasinglulu #define GPSR2_VI0_DATA1				BIT(5)
80*91f16700Schasinglulu #define GPSR2_VI0_DATA0				BIT(4)
81*91f16700Schasinglulu #define GPSR2_VI0_VSYNC_N			BIT(3)
82*91f16700Schasinglulu #define GPSR2_VI0_HSYNC_N			BIT(2)
83*91f16700Schasinglulu #define GPSR2_VI0_CLKENB			BIT(1)
84*91f16700Schasinglulu #define GPSR2_VI0_CLK				BIT(0)
85*91f16700Schasinglulu 
86*91f16700Schasinglulu #define GPSR3_VI1_FIELD				BIT(16)
87*91f16700Schasinglulu #define GPSR3_VI1_DATA11			BIT(15)
88*91f16700Schasinglulu #define GPSR3_VI1_DATA10			BIT(14)
89*91f16700Schasinglulu #define GPSR3_VI1_DATA9				BIT(13)
90*91f16700Schasinglulu #define GPSR3_VI1_DATA8				BIT(12)
91*91f16700Schasinglulu #define GPSR3_VI1_DATA7				BIT(11)
92*91f16700Schasinglulu #define GPSR3_VI1_DATA6				BIT(10)
93*91f16700Schasinglulu #define GPSR3_VI1_DATA5				BIT(9)
94*91f16700Schasinglulu #define GPSR3_VI1_DATA4				BIT(8)
95*91f16700Schasinglulu #define GPSR3_VI1_DATA3				BIT(7)
96*91f16700Schasinglulu #define GPSR3_VI1_DATA2				BIT(6)
97*91f16700Schasinglulu #define GPSR3_VI1_DATA1				BIT(5)
98*91f16700Schasinglulu #define GPSR3_VI1_DATA0				BIT(4)
99*91f16700Schasinglulu #define GPSR3_VI1_VSYNC_N			BIT(3)
100*91f16700Schasinglulu #define GPSR3_VI1_HSYNC_N			BIT(2)
101*91f16700Schasinglulu #define GPSR3_VI1_CLKENB			BIT(1)
102*91f16700Schasinglulu #define GPSR3_VI1_CLK				BIT(0)
103*91f16700Schasinglulu 
104*91f16700Schasinglulu #define GPSR4_SDA2				BIT(5)
105*91f16700Schasinglulu #define GPSR4_SCL2				BIT(4)
106*91f16700Schasinglulu #define GPSR4_SDA1				BIT(3)
107*91f16700Schasinglulu #define GPSR4_SCL1				BIT(2)
108*91f16700Schasinglulu #define GPSR4_SDA0				BIT(1)
109*91f16700Schasinglulu #define GPSR4_SCL0				BIT(0)
110*91f16700Schasinglulu 
111*91f16700Schasinglulu #define GPSR5_RPC_INT_N				BIT(14)
112*91f16700Schasinglulu #define GPSR5_RPC_WP_N				BIT(13)
113*91f16700Schasinglulu #define GPSR5_RPC_RESET_N			BIT(12)
114*91f16700Schasinglulu #define GPSR5_QSPI1_SSL				BIT(11)
115*91f16700Schasinglulu #define GPSR5_QSPI1_IO3				BIT(10)
116*91f16700Schasinglulu #define GPSR5_QSPI1_IO2				BIT(9)
117*91f16700Schasinglulu #define GPSR5_QSPI1_MISO_IO1			BIT(8)
118*91f16700Schasinglulu #define GPSR5_QSPI1_MOSI_IO0			BIT(7)
119*91f16700Schasinglulu #define GPSR5_QSPI1_SPCLK			BIT(6)
120*91f16700Schasinglulu #define GPSR5_QSPI0_SSL				BIT(5)
121*91f16700Schasinglulu #define GPSR5_QSPI0_IO3				BIT(4)
122*91f16700Schasinglulu #define GPSR5_QSPI0_IO2				BIT(3)
123*91f16700Schasinglulu #define GPSR5_QSPI0_MISO_IO1			BIT(2)
124*91f16700Schasinglulu #define GPSR5_QSPI0_MOSI_IO0			BIT(1)
125*91f16700Schasinglulu #define GPSR5_QSPI0_SPCLK			BIT(0)
126*91f16700Schasinglulu 
127*91f16700Schasinglulu #define IPSR_28_FUNC(x)				((uint32_t)(x) << 28U)
128*91f16700Schasinglulu #define IPSR_24_FUNC(x)				((uint32_t)(x) << 24U)
129*91f16700Schasinglulu #define IPSR_20_FUNC(x)				((uint32_t)(x) << 20U)
130*91f16700Schasinglulu #define IPSR_16_FUNC(x)				((uint32_t)(x) << 16U)
131*91f16700Schasinglulu #define IPSR_12_FUNC(x)				((uint32_t)(x) << 12U)
132*91f16700Schasinglulu #define IPSR_8_FUNC(x)				((uint32_t)(x) << 8U)
133*91f16700Schasinglulu #define IPSR_4_FUNC(x)				((uint32_t)(x) << 4U)
134*91f16700Schasinglulu #define IPSR_0_FUNC(x)				((uint32_t)(x) << 0U)
135*91f16700Schasinglulu 
136*91f16700Schasinglulu #define IOCTRL30_POC_VI0_DATA5			BIT(31)
137*91f16700Schasinglulu #define IOCTRL30_POC_VI0_DATA4			BIT(30)
138*91f16700Schasinglulu #define IOCTRL30_POC_VI0_DATA3			BIT(29)
139*91f16700Schasinglulu #define IOCTRL30_POC_VI0_DATA2			BIT(28)
140*91f16700Schasinglulu #define IOCTRL30_POC_VI0_DATA1			BIT(27)
141*91f16700Schasinglulu #define IOCTRL30_POC_VI0_DATA0			BIT(26)
142*91f16700Schasinglulu #define IOCTRL30_POC_VI0_VSYNC_N		BIT(25)
143*91f16700Schasinglulu #define IOCTRL30_POC_VI0_HSYNC_N		BIT(24)
144*91f16700Schasinglulu #define IOCTRL30_POC_VI0_CLKENB			BIT(23)
145*91f16700Schasinglulu #define IOCTRL30_POC_VI0_CLK			BIT(22)
146*91f16700Schasinglulu #define IOCTRL30_POC_DU_EXODDF_DU_ODDF_DISP_CDE	BIT(21)
147*91f16700Schasinglulu #define IOCTRL30_POC_DU_EXVSYNC_DU_VSYNC	BIT(20)
148*91f16700Schasinglulu #define IOCTRL30_POC_DU_EXHSYNC_DU_HSYNC	BIT(19)
149*91f16700Schasinglulu #define IOCTRL30_POC_DU_DOTCLKOUT		BIT(18)
150*91f16700Schasinglulu #define IOCTRL30_POC_DU_DB7			BIT(17)
151*91f16700Schasinglulu #define IOCTRL30_POC_DU_DB6			BIT(16)
152*91f16700Schasinglulu #define IOCTRL30_POC_DU_DB5			BIT(15)
153*91f16700Schasinglulu #define IOCTRL30_POC_DU_DB4			BIT(14)
154*91f16700Schasinglulu #define IOCTRL30_POC_DU_DB3			BIT(13)
155*91f16700Schasinglulu #define IOCTRL30_POC_DU_DB2			BIT(12)
156*91f16700Schasinglulu #define IOCTRL30_POC_DU_DG7			BIT(11)
157*91f16700Schasinglulu #define IOCTRL30_POC_DU_DG6			BIT(10)
158*91f16700Schasinglulu #define IOCTRL30_POC_DU_DG5			BIT(9)
159*91f16700Schasinglulu #define IOCTRL30_POC_DU_DG4			BIT(8)
160*91f16700Schasinglulu #define IOCTRL30_POC_DU_DG3			BIT(7)
161*91f16700Schasinglulu #define IOCTRL30_POC_DU_DG2			BIT(6)
162*91f16700Schasinglulu #define IOCTRL30_POC_DU_DR7			BIT(5)
163*91f16700Schasinglulu #define IOCTRL30_POC_DU_DR6			BIT(4)
164*91f16700Schasinglulu #define IOCTRL30_POC_DU_DR5			BIT(3)
165*91f16700Schasinglulu #define IOCTRL30_POC_DU_DR4			BIT(2)
166*91f16700Schasinglulu #define IOCTRL30_POC_DU_DR3			BIT(1)
167*91f16700Schasinglulu #define IOCTRL30_POC_DU_DR2			BIT(0)
168*91f16700Schasinglulu 
169*91f16700Schasinglulu #define IOCTRL31_POC_DUMMY_31			BIT(31)
170*91f16700Schasinglulu #define IOCTRL31_POC_DUMMY_30			BIT(30)
171*91f16700Schasinglulu #define IOCTRL31_POC_DUMMY_29			BIT(29)
172*91f16700Schasinglulu #define IOCTRL31_POC_DUMMY_28			BIT(28)
173*91f16700Schasinglulu #define IOCTRL31_POC_DUMMY_27			BIT(27)
174*91f16700Schasinglulu #define IOCTRL31_POC_DUMMY_26			BIT(26)
175*91f16700Schasinglulu #define IOCTRL31_POC_DUMMY_25			BIT(25)
176*91f16700Schasinglulu #define IOCTRL31_POC_DUMMY_24			BIT(24)
177*91f16700Schasinglulu #define IOCTRL31_POC_VI1_FIELD			BIT(23)
178*91f16700Schasinglulu #define IOCTRL31_POC_VI1_DATA11			BIT(22)
179*91f16700Schasinglulu #define IOCTRL31_POC_VI1_DATA10			BIT(21)
180*91f16700Schasinglulu #define IOCTRL31_POC_VI1_DATA9			BIT(20)
181*91f16700Schasinglulu #define IOCTRL31_POC_VI1_DATA8			BIT(19)
182*91f16700Schasinglulu #define IOCTRL31_POC_VI1_DATA7			BIT(18)
183*91f16700Schasinglulu #define IOCTRL31_POC_VI1_DATA6			BIT(17)
184*91f16700Schasinglulu #define IOCTRL31_POC_VI1_DATA5			BIT(16)
185*91f16700Schasinglulu #define IOCTRL31_POC_VI1_DATA4			BIT(15)
186*91f16700Schasinglulu #define IOCTRL31_POC_VI1_DATA3			BIT(14)
187*91f16700Schasinglulu #define IOCTRL31_POC_VI1_DATA2			BIT(13)
188*91f16700Schasinglulu #define IOCTRL31_POC_VI1_DATA1			BIT(12)
189*91f16700Schasinglulu #define IOCTRL31_POC_VI1_DATA0			BIT(11)
190*91f16700Schasinglulu #define IOCTRL31_POC_VI1_VSYNC_N		BIT(10)
191*91f16700Schasinglulu #define IOCTRL31_POC_VI1_HSYNC_N		BIT(9)
192*91f16700Schasinglulu #define IOCTRL31_POC_VI1_CLKENB			BIT(8)
193*91f16700Schasinglulu #define IOCTRL31_POC_VI1_CLK			BIT(7)
194*91f16700Schasinglulu #define IOCTRL31_POC_VI0_FIELD			BIT(6)
195*91f16700Schasinglulu #define IOCTRL31_POC_VI0_DATA11			BIT(5)
196*91f16700Schasinglulu #define IOCTRL31_POC_VI0_DATA10			BIT(4)
197*91f16700Schasinglulu #define IOCTRL31_POC_VI0_DATA9			BIT(3)
198*91f16700Schasinglulu #define IOCTRL31_POC_VI0_DATA8			BIT(2)
199*91f16700Schasinglulu #define IOCTRL31_POC_VI0_DATA7			BIT(1)
200*91f16700Schasinglulu #define IOCTRL31_POC_VI0_DATA6			BIT(0)
201*91f16700Schasinglulu #define IOCTRL32_POC2_VREF			BIT(0)
202*91f16700Schasinglulu #define IOCTRL40_SD0TDSEL1			BIT(1)
203*91f16700Schasinglulu #define IOCTRL40_SD0TDSEL0			BIT(0)
204*91f16700Schasinglulu 
205*91f16700Schasinglulu #define PUEN0_PUEN_VI0_CLK			BIT(31)
206*91f16700Schasinglulu #define PUEN0_PUEN_TDI				BIT(30)
207*91f16700Schasinglulu #define PUEN0_PUEN_TMS				BIT(29)
208*91f16700Schasinglulu #define PUEN0_PUEN_TCK				BIT(28)
209*91f16700Schasinglulu #define PUEN0_PUEN_TRST_N			BIT(27)
210*91f16700Schasinglulu #define PUEN0_PUEN_IRQ0				BIT(26)
211*91f16700Schasinglulu #define PUEN0_PUEN_FSCLKST_N			BIT(25)
212*91f16700Schasinglulu #define PUEN0_PUEN_EXTALR			BIT(24)
213*91f16700Schasinglulu #define PUEN0_PUEN_PRESETOUT_N			BIT(23)
214*91f16700Schasinglulu #define PUEN0_PUEN_DU_DOTCLKIN			BIT(22)
215*91f16700Schasinglulu #define PUEN0_PUEN_DU_EXODDF_DU_ODDF_DISP_CDE	BIT(21)
216*91f16700Schasinglulu #define PUEN0_PUEN_DU_EXVSYNC_DU_VSYNC		BIT(20)
217*91f16700Schasinglulu #define PUEN0_PUEN_DU_EXHSYNC_DU_HSYNC		BIT(19)
218*91f16700Schasinglulu #define PUEN0_PUEN_DU_DOTCLKOUT			BIT(18)
219*91f16700Schasinglulu #define PUEN0_PUEN_DU_DB7			BIT(17)
220*91f16700Schasinglulu #define PUEN0_PUEN_DU_DB6			BIT(16)
221*91f16700Schasinglulu #define PUEN0_PUEN_DU_DB5			BIT(15)
222*91f16700Schasinglulu #define PUEN0_PUEN_DU_DB4			BIT(14)
223*91f16700Schasinglulu #define PUEN0_PUEN_DU_DB3			BIT(13)
224*91f16700Schasinglulu #define PUEN0_PUEN_DU_DB2			BIT(12)
225*91f16700Schasinglulu #define PUEN0_PUEN_DU_DG7			BIT(11)
226*91f16700Schasinglulu #define PUEN0_PUEN_DU_DG6			BIT(10)
227*91f16700Schasinglulu #define PUEN0_PUEN_DU_DG5			BIT(9)
228*91f16700Schasinglulu #define PUEN0_PUEN_DU_DG4			BIT(8)
229*91f16700Schasinglulu #define PUEN0_PUEN_DU_DG3			BIT(7)
230*91f16700Schasinglulu #define PUEN0_PUEN_DU_DG2			BIT(6)
231*91f16700Schasinglulu #define PUEN0_PUEN_DU_DR7			BIT(5)
232*91f16700Schasinglulu #define PUEN0_PUEN_DU_DR6			BIT(4)
233*91f16700Schasinglulu #define PUEN0_PUEN_DU_DR5			BIT(3)
234*91f16700Schasinglulu #define PUEN0_PUEN_DU_DR4			BIT(2)
235*91f16700Schasinglulu #define PUEN0_PUEN_DU_DR3			BIT(1)
236*91f16700Schasinglulu #define PUEN0_PUEN_DU_DR2			BIT(0)
237*91f16700Schasinglulu 
238*91f16700Schasinglulu #define PUEN1_PUEN_VI1_DATA11			BIT(31)
239*91f16700Schasinglulu #define PUEN1_PUEN_VI1_DATA10			BIT(30)
240*91f16700Schasinglulu #define PUEN1_PUEN_VI1_DATA9			BIT(29)
241*91f16700Schasinglulu #define PUEN1_PUEN_VI1_DATA8			BIT(28)
242*91f16700Schasinglulu #define PUEN1_PUEN_VI1_DATA7			BIT(27)
243*91f16700Schasinglulu #define PUEN1_PUEN_VI1_DATA6			BIT(26)
244*91f16700Schasinglulu #define PUEN1_PUEN_VI1_DATA5			BIT(25)
245*91f16700Schasinglulu #define PUEN1_PUEN_VI1_DATA4			BIT(24)
246*91f16700Schasinglulu #define PUEN1_PUEN_VI1_DATA3			BIT(23)
247*91f16700Schasinglulu #define PUEN1_PUEN_VI1_DATA2			BIT(22)
248*91f16700Schasinglulu #define PUEN1_PUEN_VI1_DATA1			BIT(21)
249*91f16700Schasinglulu #define PUEN1_PUEN_VI1_DATA0			BIT(20)
250*91f16700Schasinglulu #define PUEN1_PUEN_VI1_VSYNC_N			BIT(19)
251*91f16700Schasinglulu #define PUEN1_PUEN_VI1_HSYNC_N			BIT(18)
252*91f16700Schasinglulu #define PUEN1_PUEN_VI1_CLKENB			BIT(17)
253*91f16700Schasinglulu #define PUEN1_PUEN_VI1_CLK			BIT(16)
254*91f16700Schasinglulu #define PUEN1_PUEN_VI0_FIELD			BIT(15)
255*91f16700Schasinglulu #define PUEN1_PUEN_VI0_DATA11			BIT(14)
256*91f16700Schasinglulu #define PUEN1_PUEN_VI0_DATA10			BIT(13)
257*91f16700Schasinglulu #define PUEN1_PUEN_VI0_DATA9			BIT(12)
258*91f16700Schasinglulu #define PUEN1_PUEN_VI0_DATA8			BIT(11)
259*91f16700Schasinglulu #define PUEN1_PUEN_VI0_DATA7			BIT(10)
260*91f16700Schasinglulu #define PUEN1_PUEN_VI0_DATA6			BIT(9)
261*91f16700Schasinglulu #define PUEN1_PUEN_VI0_DATA5			BIT(8)
262*91f16700Schasinglulu #define PUEN1_PUEN_VI0_DATA4			BIT(7)
263*91f16700Schasinglulu #define PUEN1_PUEN_VI0_DATA3			BIT(6)
264*91f16700Schasinglulu #define PUEN1_PUEN_VI0_DATA2			BIT(5)
265*91f16700Schasinglulu #define PUEN1_PUEN_VI0_DATA1			BIT(4)
266*91f16700Schasinglulu #define PUEN1_PUEN_VI0_DATA0			BIT(3)
267*91f16700Schasinglulu #define PUEN1_PUEN_VI0_VSYNC_N			BIT(2)
268*91f16700Schasinglulu #define PUEN1_PUEN_VI0_HSYNC_N			BIT(1)
269*91f16700Schasinglulu #define PUEN1_PUEN_VI0_CLKENB			BIT(0)
270*91f16700Schasinglulu 
271*91f16700Schasinglulu #define PUEN2_PUEN_CANFD_CLK			BIT(31)
272*91f16700Schasinglulu #define PUEN2_PUEN_CANFD1_RX			BIT(30)
273*91f16700Schasinglulu #define PUEN2_PUEN_CANFD1_TX			BIT(29)
274*91f16700Schasinglulu #define PUEN2_PUEN_CANFD0_RX			BIT(28)
275*91f16700Schasinglulu #define PUEN2_PUEN_CANFD0_TX			BIT(27)
276*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_AVTP_CAPTURE		BIT(26)
277*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_AVTP_MATCH		BIT(25)
278*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_LINK			BIT(24)
279*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_PHY_INT			BIT(23)
280*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_MAGIC			BIT(22)
281*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_MDC			BIT(21)
282*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_MDIO			BIT(20)
283*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_TXCREFCLK		BIT(19)
284*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_TD3			BIT(18)
285*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_TD2			BIT(17)
286*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_TD1			BIT(16)
287*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_TD0			BIT(15)
288*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_TXC			BIT(14)
289*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_TX_CTL			BIT(13)
290*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_RD3			BIT(12)
291*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_RD2			BIT(11)
292*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_RD1			BIT(10)
293*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_RD0			BIT(9)
294*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_RXC			BIT(8)
295*91f16700Schasinglulu #define PUEN2_PUEN_AVB0_RX_CTL			BIT(7)
296*91f16700Schasinglulu #define PUEN2_PUEN_SDA2				BIT(6)
297*91f16700Schasinglulu #define PUEN2_PUEN_SCL2				BIT(5)
298*91f16700Schasinglulu #define PUEN2_PUEN_SDA1				BIT(4)
299*91f16700Schasinglulu #define PUEN2_PUEN_SCL1				BIT(3)
300*91f16700Schasinglulu #define PUEN2_PUEN_SDA0				BIT(2)
301*91f16700Schasinglulu #define PUEN2_PUEN_SCL0				BIT(1)
302*91f16700Schasinglulu #define PUEN2_PUEN_VI1_FIELD			BIT(0)
303*91f16700Schasinglulu 
304*91f16700Schasinglulu #define PUEN3_PUEN_DIGRF_CLKOUT			BIT(16)
305*91f16700Schasinglulu #define PUEN3_PUEN_DIGRF_CLKIN			BIT(15)
306*91f16700Schasinglulu #define PUEN3_PUEN_RPC_INT_N			BIT(14)
307*91f16700Schasinglulu #define PUEN3_PUEN_RPC_WP_N			BIT(13)
308*91f16700Schasinglulu #define PUEN3_PUEN_RPC_RESET_N			BIT(12)
309*91f16700Schasinglulu #define PUEN3_PUEN_QSPI1_SSL			BIT(11)
310*91f16700Schasinglulu #define PUEN3_PUEN_QSPI1_IO3			BIT(10)
311*91f16700Schasinglulu #define PUEN3_PUEN_QSPI1_IO2			BIT(9)
312*91f16700Schasinglulu #define PUEN3_PUEN_QSPI1_MISO_IO1		BIT(8)
313*91f16700Schasinglulu #define PUEN3_PUEN_QSPI1_MOSI_IO0		BIT(7)
314*91f16700Schasinglulu #define PUEN3_PUEN_QSPI1_SPCLK			BIT(6)
315*91f16700Schasinglulu #define PUEN3_PUEN_QSPI0_SSL			BIT(5)
316*91f16700Schasinglulu #define PUEN3_PUEN_QSPI0_IO3			BIT(4)
317*91f16700Schasinglulu #define PUEN3_PUEN_QSPI0_IO2			BIT(3)
318*91f16700Schasinglulu #define PUEN3_PUEN_QSPI0_MISO_IO1		BIT(2)
319*91f16700Schasinglulu #define PUEN3_PUEN_QSPI0_MOSI_IO0		BIT(1)
320*91f16700Schasinglulu #define PUEN3_PUEN_QSPI0_SPCLK			BIT(0)
321*91f16700Schasinglulu 
322*91f16700Schasinglulu #define PUD0_PUD_VI0_CLK			BIT(31)
323*91f16700Schasinglulu #define PUD0_PUD_IRQ0				BIT(26)
324*91f16700Schasinglulu #define PUD0_PUD_FSCLKST_N			BIT(25)
325*91f16700Schasinglulu #define PUD0_PUD_PRESETOUT_N			BIT(23)
326*91f16700Schasinglulu #define PUD0_PUD_DU_EXODDF_DU_ODDF_DISP_CDE	BIT(21)
327*91f16700Schasinglulu #define PUD0_PUD_DU_EXVSYNC_DU_VSYNC		BIT(20)
328*91f16700Schasinglulu #define PUD0_PUD_DU_EXHSYNC_DU_HSYNC		BIT(19)
329*91f16700Schasinglulu #define PUD0_PUD_DU_DOTCLKOUT			BIT(18)
330*91f16700Schasinglulu #define PUD0_PUD_DU_DB7				BIT(17)
331*91f16700Schasinglulu #define PUD0_PUD_DU_DB6				BIT(16)
332*91f16700Schasinglulu #define PUD0_PUD_DU_DB5				BIT(15)
333*91f16700Schasinglulu #define PUD0_PUD_DU_DB4				BIT(14)
334*91f16700Schasinglulu #define PUD0_PUD_DU_DB3				BIT(13)
335*91f16700Schasinglulu #define PUD0_PUD_DU_DB2				BIT(12)
336*91f16700Schasinglulu #define PUD0_PUD_DU_DG7				BIT(11)
337*91f16700Schasinglulu #define PUD0_PUD_DU_DG6				BIT(10)
338*91f16700Schasinglulu #define PUD0_PUD_DU_DG5				BIT(9)
339*91f16700Schasinglulu #define PUD0_PUD_DU_DG4				BIT(8)
340*91f16700Schasinglulu #define PUD0_PUD_DU_DG3				BIT(7)
341*91f16700Schasinglulu #define PUD0_PUD_DU_DG2				BIT(6)
342*91f16700Schasinglulu #define PUD0_PUD_DU_DR7				BIT(5)
343*91f16700Schasinglulu #define PUD0_PUD_DU_DR6				BIT(4)
344*91f16700Schasinglulu #define PUD0_PUD_DU_DR5				BIT(3)
345*91f16700Schasinglulu #define PUD0_PUD_DU_DR4				BIT(2)
346*91f16700Schasinglulu #define PUD0_PUD_DU_DR3				BIT(1)
347*91f16700Schasinglulu #define PUD0_PUD_DU_DR2				BIT(0)
348*91f16700Schasinglulu 
349*91f16700Schasinglulu #define PUD1_PUD_VI1_DATA11			BIT(31)
350*91f16700Schasinglulu #define PUD1_PUD_VI1_DATA10			BIT(30)
351*91f16700Schasinglulu #define PUD1_PUD_VI1_DATA9			BIT(29)
352*91f16700Schasinglulu #define PUD1_PUD_VI1_DATA8			BIT(28)
353*91f16700Schasinglulu #define PUD1_PUD_VI1_DATA7			BIT(27)
354*91f16700Schasinglulu #define PUD1_PUD_VI1_DATA6			BIT(26)
355*91f16700Schasinglulu #define PUD1_PUD_VI1_DATA5			BIT(25)
356*91f16700Schasinglulu #define PUD1_PUD_VI1_DATA4			BIT(24)
357*91f16700Schasinglulu #define PUD1_PUD_VI1_DATA3			BIT(23)
358*91f16700Schasinglulu #define PUD1_PUD_VI1_DATA2			BIT(22)
359*91f16700Schasinglulu #define PUD1_PUD_VI1_DATA1			BIT(21)
360*91f16700Schasinglulu #define PUD1_PUD_VI1_DATA0			BIT(20)
361*91f16700Schasinglulu #define PUD1_PUD_VI1_VSYNC_N			BIT(19)
362*91f16700Schasinglulu #define PUD1_PUD_VI1_HSYNC_N			BIT(18)
363*91f16700Schasinglulu #define PUD1_PUD_VI1_CLKENB			BIT(17)
364*91f16700Schasinglulu #define PUD1_PUD_VI1_CLK			BIT(16)
365*91f16700Schasinglulu #define PUD1_PUD_VI0_FIELD			BIT(15)
366*91f16700Schasinglulu #define PUD1_PUD_VI0_DATA11			BIT(14)
367*91f16700Schasinglulu #define PUD1_PUD_VI0_DATA10			BIT(13)
368*91f16700Schasinglulu #define PUD1_PUD_VI0_DATA9			BIT(12)
369*91f16700Schasinglulu #define PUD1_PUD_VI0_DATA8			BIT(11)
370*91f16700Schasinglulu #define PUD1_PUD_VI0_DATA7			BIT(10)
371*91f16700Schasinglulu #define PUD1_PUD_VI0_DATA6			BIT(9)
372*91f16700Schasinglulu #define PUD1_PUD_VI0_DATA5			BIT(8)
373*91f16700Schasinglulu #define PUD1_PUD_VI0_DATA4			BIT(7)
374*91f16700Schasinglulu #define PUD1_PUD_VI0_DATA3			BIT(6)
375*91f16700Schasinglulu #define PUD1_PUD_VI0_DATA2			BIT(5)
376*91f16700Schasinglulu #define PUD1_PUD_VI0_DATA1			BIT(4)
377*91f16700Schasinglulu #define PUD1_PUD_VI0_DATA0			BIT(3)
378*91f16700Schasinglulu #define PUD1_PUD_VI0_VSYNC_N			BIT(2)
379*91f16700Schasinglulu #define PUD1_PUD_VI0_HSYNC_N			BIT(1)
380*91f16700Schasinglulu #define PUD1_PUD_VI0_CLKENB			BIT(0)
381*91f16700Schasinglulu 
382*91f16700Schasinglulu #define PUD2_PUD_CANFD_CLK			BIT(31)
383*91f16700Schasinglulu #define PUD2_PUD_CANFD1_RX			BIT(30)
384*91f16700Schasinglulu #define PUD2_PUD_CANFD1_TX			BIT(29)
385*91f16700Schasinglulu #define PUD2_PUD_CANFD0_RX			BIT(28)
386*91f16700Schasinglulu #define PUD2_PUD_CANFD0_TX			BIT(27)
387*91f16700Schasinglulu #define PUD2_PUD_AVB0_AVTP_CAPTURE		BIT(26)
388*91f16700Schasinglulu #define PUD2_PUD_AVB0_AVTP_MATCH		BIT(25)
389*91f16700Schasinglulu #define PUD2_PUD_AVB0_LINK			BIT(24)
390*91f16700Schasinglulu #define PUD2_PUD_AVB0_PHY_INT			BIT(23)
391*91f16700Schasinglulu #define PUD2_PUD_AVB0_MAGIC			BIT(22)
392*91f16700Schasinglulu #define PUD2_PUD_AVB0_MDC			BIT(21)
393*91f16700Schasinglulu #define PUD2_PUD_AVB0_MDIO			BIT(20)
394*91f16700Schasinglulu #define PUD2_PUD_AVB0_TXCREFCLK			BIT(19)
395*91f16700Schasinglulu #define PUD2_PUD_AVB0_TD3			BIT(18)
396*91f16700Schasinglulu #define PUD2_PUD_AVB0_TD2			BIT(17)
397*91f16700Schasinglulu #define PUD2_PUD_AVB0_TD1			BIT(16)
398*91f16700Schasinglulu #define PUD2_PUD_AVB0_TD0			BIT(15)
399*91f16700Schasinglulu #define PUD2_PUD_AVB0_TXC			BIT(14)
400*91f16700Schasinglulu #define PUD2_PUD_AVB0_TX_CTL			BIT(13)
401*91f16700Schasinglulu #define PUD2_PUD_AVB0_RD3			BIT(12)
402*91f16700Schasinglulu #define PUD2_PUD_AVB0_RD2			BIT(11)
403*91f16700Schasinglulu #define PUD2_PUD_AVB0_RD1			BIT(10)
404*91f16700Schasinglulu #define PUD2_PUD_AVB0_RD0			BIT(9)
405*91f16700Schasinglulu #define PUD2_PUD_AVB0_RXC			BIT(8)
406*91f16700Schasinglulu #define PUD2_PUD_AVB0_RX_CTL			BIT(7)
407*91f16700Schasinglulu #define PUD2_PUD_SDA2				BIT(6)
408*91f16700Schasinglulu #define PUD2_PUD_SCL2				BIT(5)
409*91f16700Schasinglulu #define PUD2_PUD_SDA1				BIT(4)
410*91f16700Schasinglulu #define PUD2_PUD_SCL1				BIT(3)
411*91f16700Schasinglulu #define PUD2_PUD_SDA0				BIT(2)
412*91f16700Schasinglulu #define PUD2_PUD_SCL0				BIT(1)
413*91f16700Schasinglulu #define PUD2_PUD_VI1_FIELD			BIT(0)
414*91f16700Schasinglulu 
415*91f16700Schasinglulu #define PUD3_PUD_DIGRF_CLKOUT			BIT(16)
416*91f16700Schasinglulu #define PUD3_PUD_DIGRF_CLKIN			BIT(15)
417*91f16700Schasinglulu #define PUD3_PUD_RPC_INT_N			BIT(14)
418*91f16700Schasinglulu #define PUD3_PUD_RPC_WP_N			BIT(13)
419*91f16700Schasinglulu #define PUD3_PUD_RPC_RESET_N			BIT(12)
420*91f16700Schasinglulu #define PUD3_PUD_QSPI1_SSL			BIT(11)
421*91f16700Schasinglulu #define PUD3_PUD_QSPI1_IO3			BIT(10)
422*91f16700Schasinglulu #define PUD3_PUD_QSPI1_IO2			BIT(9)
423*91f16700Schasinglulu #define PUD3_PUD_QSPI1_MISO_IO1			BIT(8)
424*91f16700Schasinglulu #define PUD3_PUD_QSPI1_MOSI_IO0			BIT(7)
425*91f16700Schasinglulu #define PUD3_PUD_QSPI1_SPCLK			BIT(6)
426*91f16700Schasinglulu #define PUD3_PUD_QSPI0_SSL			BIT(5)
427*91f16700Schasinglulu #define PUD3_PUD_QSPI0_IO3			BIT(4)
428*91f16700Schasinglulu #define PUD3_PUD_QSPI0_IO2			BIT(3)
429*91f16700Schasinglulu #define PUD3_PUD_QSPI0_MISO_IO1			BIT(2)
430*91f16700Schasinglulu #define PUD3_PUD_QSPI0_MOSI_IO0			BIT(1)
431*91f16700Schasinglulu #define PUD3_PUD_QSPI0_SPCLK			BIT(0)
432*91f16700Schasinglulu 
433*91f16700Schasinglulu #define MOD_SEL0_sel_hscif0			BIT(10)
434*91f16700Schasinglulu #define MOD_SEL0_sel_scif1			BIT(9)
435*91f16700Schasinglulu #define MOD_SEL0_sel_canfd0			BIT(8)
436*91f16700Schasinglulu #define MOD_SEL0_sel_pwm4			BIT(7)
437*91f16700Schasinglulu #define MOD_SEL0_sel_pwm3			BIT(6)
438*91f16700Schasinglulu #define MOD_SEL0_sel_pwm2			BIT(5)
439*91f16700Schasinglulu #define MOD_SEL0_sel_pwm1			BIT(4)
440*91f16700Schasinglulu #define MOD_SEL0_sel_pwm0			BIT(3)
441*91f16700Schasinglulu #define MOD_SEL0_sel_rfso			BIT(2)
442*91f16700Schasinglulu #define MOD_SEL0_sel_rsp			BIT(1)
443*91f16700Schasinglulu #define MOD_SEL0_sel_tmu			BIT(0)
444*91f16700Schasinglulu 
445*91f16700Schasinglulu /* SCIF3 Registers for Dummy write */
446*91f16700Schasinglulu #define SCIF3_BASE		(0xE6C50000U)
447*91f16700Schasinglulu #define SCIF3_SCFCR		(SCIF3_BASE + 0x0018U)
448*91f16700Schasinglulu #define SCIF3_SCFDR		(SCIF3_BASE + 0x001CU)
449*91f16700Schasinglulu #define SCFCR_DATA		(0x0000U)
450*91f16700Schasinglulu 
451*91f16700Schasinglulu /* Realtime module stop control */
452*91f16700Schasinglulu #define CPG_BASE		(0xE6150000U)
453*91f16700Schasinglulu #define CPG_MSTPSR0		(CPG_BASE + 0x0030U)
454*91f16700Schasinglulu #define CPG_RMSTPCR0		(CPG_BASE + 0x0110U)
455*91f16700Schasinglulu #define RMSTPCR0_RTDMAC		(0x00200000U)
456*91f16700Schasinglulu 
457*91f16700Schasinglulu /* RT-DMAC Registers */
458*91f16700Schasinglulu #define RTDMAC_CH		(0U)		/* choose 0 to 15 */
459*91f16700Schasinglulu 
460*91f16700Schasinglulu #define RTDMAC_BASE		(0xFFC10000U)
461*91f16700Schasinglulu #define RTDMAC_RDMOR		(RTDMAC_BASE + 0x0060U)
462*91f16700Schasinglulu #define RTDMAC_RDMCHCLR		(RTDMAC_BASE + 0x0080U)
463*91f16700Schasinglulu #define RTDMAC_RDMSAR(x)	(RTDMAC_BASE + 0x8000U + (0x80U * (x)))
464*91f16700Schasinglulu #define RTDMAC_RDMDAR(x)	(RTDMAC_BASE + 0x8004U + (0x80U * (x)))
465*91f16700Schasinglulu #define RTDMAC_RDMTCR(x)	(RTDMAC_BASE + 0x8008U + (0x80U * (x)))
466*91f16700Schasinglulu #define RTDMAC_RDMCHCR(x)	(RTDMAC_BASE + 0x800CU + (0x80U * (x)))
467*91f16700Schasinglulu #define RTDMAC_RDMCHCRB(x)	(RTDMAC_BASE + 0x801CU + (0x80U * (x)))
468*91f16700Schasinglulu #define RTDMAC_RDMDPBASE(x)	(RTDMAC_BASE + 0x8050U + (0x80U * (x)))
469*91f16700Schasinglulu #define RTDMAC_DESC_BASE	(RTDMAC_BASE + 0xA000U)
470*91f16700Schasinglulu #define RTDMAC_DESC_RDMSAR	(RTDMAC_DESC_BASE + 0x0000U)
471*91f16700Schasinglulu #define RTDMAC_DESC_RDMDAR	(RTDMAC_DESC_BASE + 0x0004U)
472*91f16700Schasinglulu #define RTDMAC_DESC_RDMTCR	(RTDMAC_DESC_BASE + 0x0008U)
473*91f16700Schasinglulu 
474*91f16700Schasinglulu #define RDMOR_DME		(0x0001U)	/* DMA Master Enable */
475*91f16700Schasinglulu #define RDMCHCR_DPM_INFINITE	(0x30000000U)	/* Infinite repeat mode */
476*91f16700Schasinglulu #define RDMCHCR_RPT_TCR		(0x02000000U)	/* enable to update TCR */
477*91f16700Schasinglulu #define RDMCHCR_TS_2		(0x00000008U)	/* Word(2byte) units transfer */
478*91f16700Schasinglulu #define RDMCHCR_RS_AUTO		(0x00000400U)	/* Auto request */
479*91f16700Schasinglulu #define RDMCHCR_DE		(0x00000001U)	/* DMA Enable */
480*91f16700Schasinglulu #define RDMCHCRB_DRST		(0x00008000U)	/* Descriptor reset */
481*91f16700Schasinglulu #define RDMCHCRB_SLM_256	(0x00000080U)	/* once in 256 clock cycle */
482*91f16700Schasinglulu #define RDMDPBASE_SEL_EXT	(0x00000001U)	/* External memory use */
483*91f16700Schasinglulu 
484*91f16700Schasinglulu static void pfc_reg_write(uint32_t addr, uint32_t data)
485*91f16700Schasinglulu {
486*91f16700Schasinglulu 	mmio_write_32(PFC_PMMR, ~data);
487*91f16700Schasinglulu 	mmio_write_32((uintptr_t)addr, data);
488*91f16700Schasinglulu }
489*91f16700Schasinglulu 
490*91f16700Schasinglulu static void start_rtdma0_descriptor(void)
491*91f16700Schasinglulu {
492*91f16700Schasinglulu 	uint32_t reg;
493*91f16700Schasinglulu 
494*91f16700Schasinglulu 	/* Module stop clear */
495*91f16700Schasinglulu 	while ((mmio_read_32(CPG_MSTPSR0) & RMSTPCR0_RTDMAC) != 0U) {
496*91f16700Schasinglulu 		reg = mmio_read_32(CPG_RMSTPCR0);
497*91f16700Schasinglulu 		reg &= ~RMSTPCR0_RTDMAC;
498*91f16700Schasinglulu 		cpg_write(CPG_RMSTPCR0, reg);
499*91f16700Schasinglulu 	}
500*91f16700Schasinglulu 
501*91f16700Schasinglulu 	/* Initialize ch0, Reset Descriptor */
502*91f16700Schasinglulu 	mmio_write_32(RTDMAC_RDMCHCLR, BIT(RTDMAC_CH));
503*91f16700Schasinglulu 	mmio_write_32(RTDMAC_RDMCHCRB(RTDMAC_CH), RDMCHCRB_DRST);
504*91f16700Schasinglulu 
505*91f16700Schasinglulu 	/* Enable DMA */
506*91f16700Schasinglulu 	mmio_write_16(RTDMAC_RDMOR, RDMOR_DME);
507*91f16700Schasinglulu 
508*91f16700Schasinglulu 	/* Set first transfer */
509*91f16700Schasinglulu 	mmio_write_32(RTDMAC_RDMSAR(RTDMAC_CH), RCAR_PRR);
510*91f16700Schasinglulu 	mmio_write_32(RTDMAC_RDMDAR(RTDMAC_CH), SCIF3_SCFDR);
511*91f16700Schasinglulu 	mmio_write_32(RTDMAC_RDMTCR(RTDMAC_CH), 0x00000001U);
512*91f16700Schasinglulu 
513*91f16700Schasinglulu 	/* Set descriptor */
514*91f16700Schasinglulu 	mmio_write_32(RTDMAC_DESC_RDMSAR, 0x00000000U);
515*91f16700Schasinglulu 	mmio_write_32(RTDMAC_DESC_RDMDAR, 0x00000000U);
516*91f16700Schasinglulu 	mmio_write_32(RTDMAC_DESC_RDMTCR, 0x00200000U);
517*91f16700Schasinglulu 	mmio_write_32(RTDMAC_RDMCHCRB(RTDMAC_CH), RDMCHCRB_SLM_256);
518*91f16700Schasinglulu 	mmio_write_32(RTDMAC_RDMDPBASE(RTDMAC_CH), RTDMAC_DESC_BASE
519*91f16700Schasinglulu 						 | RDMDPBASE_SEL_EXT);
520*91f16700Schasinglulu 
521*91f16700Schasinglulu 	/* Set transfer parameter, Start transfer */
522*91f16700Schasinglulu 	mmio_write_32(RTDMAC_RDMCHCR(RTDMAC_CH), RDMCHCR_DPM_INFINITE
523*91f16700Schasinglulu 					       | RDMCHCR_RPT_TCR
524*91f16700Schasinglulu 					       | RDMCHCR_TS_2
525*91f16700Schasinglulu 					       | RDMCHCR_RS_AUTO
526*91f16700Schasinglulu 					       | RDMCHCR_DE);
527*91f16700Schasinglulu }
528*91f16700Schasinglulu 
529*91f16700Schasinglulu void pfc_init_v3m(void)
530*91f16700Schasinglulu {
531*91f16700Schasinglulu 	/* Work around for PFC eratta */
532*91f16700Schasinglulu 	start_rtdma0_descriptor();
533*91f16700Schasinglulu 
534*91f16700Schasinglulu 	// pin function
535*91f16700Schasinglulu 	// md[4:1]!=0000
536*91f16700Schasinglulu 	/* initialize GPIO/perihperal function select */
537*91f16700Schasinglulu 
538*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR0, 0x00000000);
539*91f16700Schasinglulu 
540*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR1, GPSR1_CANFD_CLK);
541*91f16700Schasinglulu 
542*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR2, 0x00000000);
543*91f16700Schasinglulu 
544*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR3, 0x00000000);
545*91f16700Schasinglulu 
546*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR4, GPSR4_SDA2
547*91f16700Schasinglulu 				   | GPSR4_SCL2);
548*91f16700Schasinglulu 
549*91f16700Schasinglulu 	pfc_reg_write(PFC_GPSR5, GPSR5_QSPI1_SSL
550*91f16700Schasinglulu 				   | GPSR5_QSPI1_IO3
551*91f16700Schasinglulu 				   | GPSR5_QSPI1_IO2
552*91f16700Schasinglulu 				   | GPSR5_QSPI1_MISO_IO1
553*91f16700Schasinglulu 				   | GPSR5_QSPI1_MOSI_IO0
554*91f16700Schasinglulu 				   | GPSR5_QSPI1_SPCLK
555*91f16700Schasinglulu 				   | GPSR5_QSPI0_SSL
556*91f16700Schasinglulu 				   | GPSR5_QSPI0_IO3
557*91f16700Schasinglulu 				   | GPSR5_QSPI0_IO2
558*91f16700Schasinglulu 				   | GPSR5_QSPI0_MISO_IO1
559*91f16700Schasinglulu 				   | GPSR5_QSPI0_MOSI_IO0
560*91f16700Schasinglulu 				   | GPSR5_QSPI0_SPCLK);
561*91f16700Schasinglulu 
562*91f16700Schasinglulu 	/* initialize peripheral function select */
563*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR0, IPSR_28_FUNC(0)
564*91f16700Schasinglulu 				   | IPSR_24_FUNC(0)
565*91f16700Schasinglulu 				   | IPSR_20_FUNC(0)
566*91f16700Schasinglulu 				   | IPSR_16_FUNC(0)
567*91f16700Schasinglulu 				   | IPSR_12_FUNC(0)
568*91f16700Schasinglulu 				   | IPSR_8_FUNC(0)
569*91f16700Schasinglulu 				   | IPSR_4_FUNC(0)
570*91f16700Schasinglulu 				   | IPSR_0_FUNC(0));
571*91f16700Schasinglulu 
572*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR1, IPSR_28_FUNC(0)
573*91f16700Schasinglulu 				   | IPSR_24_FUNC(0)
574*91f16700Schasinglulu 				   | IPSR_20_FUNC(0)
575*91f16700Schasinglulu 				   | IPSR_16_FUNC(0)
576*91f16700Schasinglulu 				   | IPSR_12_FUNC(0)
577*91f16700Schasinglulu 				   | IPSR_8_FUNC(0)
578*91f16700Schasinglulu 				   | IPSR_4_FUNC(0)
579*91f16700Schasinglulu 				   | IPSR_0_FUNC(0));
580*91f16700Schasinglulu 
581*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR2, IPSR_28_FUNC(0)
582*91f16700Schasinglulu 				   | IPSR_24_FUNC(0)
583*91f16700Schasinglulu 				   | IPSR_20_FUNC(0)
584*91f16700Schasinglulu 				   | IPSR_16_FUNC(0)
585*91f16700Schasinglulu 				   | IPSR_12_FUNC(0)
586*91f16700Schasinglulu 				   | IPSR_8_FUNC(0)
587*91f16700Schasinglulu 				   | IPSR_4_FUNC(0)
588*91f16700Schasinglulu 				   | IPSR_0_FUNC(0));
589*91f16700Schasinglulu 
590*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR3, IPSR_28_FUNC(0)
591*91f16700Schasinglulu 				   | IPSR_24_FUNC(0)
592*91f16700Schasinglulu 				   | IPSR_20_FUNC(0)
593*91f16700Schasinglulu 				   | IPSR_16_FUNC(0)
594*91f16700Schasinglulu 				   | IPSR_12_FUNC(0)
595*91f16700Schasinglulu 				   | IPSR_8_FUNC(0)
596*91f16700Schasinglulu 				   | IPSR_4_FUNC(0)
597*91f16700Schasinglulu 				   | IPSR_0_FUNC(0));
598*91f16700Schasinglulu 
599*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR4, IPSR_28_FUNC(0)
600*91f16700Schasinglulu 				   | IPSR_24_FUNC(0)
601*91f16700Schasinglulu 				   | IPSR_20_FUNC(0)
602*91f16700Schasinglulu 				   | IPSR_16_FUNC(0)
603*91f16700Schasinglulu 				   | IPSR_12_FUNC(0)
604*91f16700Schasinglulu 				   | IPSR_8_FUNC(0)
605*91f16700Schasinglulu 				   | IPSR_4_FUNC(0)
606*91f16700Schasinglulu 				   | IPSR_0_FUNC(0));
607*91f16700Schasinglulu 
608*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR5, IPSR_28_FUNC(0)
609*91f16700Schasinglulu 				   | IPSR_24_FUNC(0)
610*91f16700Schasinglulu 				   | IPSR_20_FUNC(0)
611*91f16700Schasinglulu 				   | IPSR_16_FUNC(0)
612*91f16700Schasinglulu 				   | IPSR_12_FUNC(0)
613*91f16700Schasinglulu 				   | IPSR_8_FUNC(0)
614*91f16700Schasinglulu 				   | IPSR_4_FUNC(0)
615*91f16700Schasinglulu 				   | IPSR_0_FUNC(0));
616*91f16700Schasinglulu 
617*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR6, IPSR_28_FUNC(0)
618*91f16700Schasinglulu 				   | IPSR_24_FUNC(0)
619*91f16700Schasinglulu 				   | IPSR_20_FUNC(0)
620*91f16700Schasinglulu 				   | IPSR_16_FUNC(0)
621*91f16700Schasinglulu 				   | IPSR_12_FUNC(0)
622*91f16700Schasinglulu 				   | IPSR_8_FUNC(0)
623*91f16700Schasinglulu 				   | IPSR_4_FUNC(0)
624*91f16700Schasinglulu 				   | IPSR_0_FUNC(0));
625*91f16700Schasinglulu 
626*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR7, IPSR_28_FUNC(0)
627*91f16700Schasinglulu 				   | IPSR_24_FUNC(4)
628*91f16700Schasinglulu 				   | IPSR_20_FUNC(4)
629*91f16700Schasinglulu 				   | IPSR_16_FUNC(4)
630*91f16700Schasinglulu 				   | IPSR_12_FUNC(4)
631*91f16700Schasinglulu 				   | IPSR_8_FUNC(0)
632*91f16700Schasinglulu 				   | IPSR_4_FUNC(0)
633*91f16700Schasinglulu 				   | IPSR_0_FUNC(0));
634*91f16700Schasinglulu 
635*91f16700Schasinglulu 	pfc_reg_write(PFC_IPSR8, IPSR_28_FUNC(0)
636*91f16700Schasinglulu 				   | IPSR_24_FUNC(0)
637*91f16700Schasinglulu 				   | IPSR_20_FUNC(0)
638*91f16700Schasinglulu 				   | IPSR_16_FUNC(4)
639*91f16700Schasinglulu 				   | IPSR_12_FUNC(0)
640*91f16700Schasinglulu 				   | IPSR_8_FUNC(0)
641*91f16700Schasinglulu 				   | IPSR_4_FUNC(0)
642*91f16700Schasinglulu 				   | IPSR_0_FUNC(0));
643*91f16700Schasinglulu 
644*91f16700Schasinglulu 	/* initialize POC Control */
645*91f16700Schasinglulu 
646*91f16700Schasinglulu 	pfc_reg_write(PFC_POCCTRL0, IOCTRL30_POC_VI0_DATA5
647*91f16700Schasinglulu 				   | IOCTRL30_POC_VI0_DATA4
648*91f16700Schasinglulu 				   | IOCTRL30_POC_VI0_DATA3
649*91f16700Schasinglulu 				   | IOCTRL30_POC_VI0_DATA2
650*91f16700Schasinglulu 				   | IOCTRL30_POC_VI0_DATA1
651*91f16700Schasinglulu 				   | IOCTRL30_POC_VI0_DATA0
652*91f16700Schasinglulu 				   | IOCTRL30_POC_VI0_VSYNC_N
653*91f16700Schasinglulu 				   | IOCTRL30_POC_VI0_HSYNC_N
654*91f16700Schasinglulu 				   | IOCTRL30_POC_VI0_CLKENB
655*91f16700Schasinglulu 				   | IOCTRL30_POC_VI0_CLK
656*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_EXODDF_DU_ODDF_DISP_CDE
657*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_EXVSYNC_DU_VSYNC
658*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_EXHSYNC_DU_HSYNC
659*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DOTCLKOUT
660*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DB7
661*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DB6
662*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DB5
663*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DB4
664*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DB3
665*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DB2
666*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DG7
667*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DG6
668*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DG5
669*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DG4
670*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DG3
671*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DG2
672*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DR7
673*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DR6
674*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DR5
675*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DR4
676*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DR3
677*91f16700Schasinglulu 				   | IOCTRL30_POC_DU_DR2);
678*91f16700Schasinglulu 
679*91f16700Schasinglulu 	pfc_reg_write(PFC_IOCTRL31, IOCTRL31_POC_DUMMY_31
680*91f16700Schasinglulu 				   | IOCTRL31_POC_DUMMY_30
681*91f16700Schasinglulu 				   | IOCTRL31_POC_DUMMY_29
682*91f16700Schasinglulu 				   | IOCTRL31_POC_DUMMY_28
683*91f16700Schasinglulu 				   | IOCTRL31_POC_DUMMY_27
684*91f16700Schasinglulu 				   | IOCTRL31_POC_DUMMY_26
685*91f16700Schasinglulu 				   | IOCTRL31_POC_DUMMY_25
686*91f16700Schasinglulu 				   | IOCTRL31_POC_DUMMY_24
687*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_FIELD
688*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_DATA11
689*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_DATA10
690*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_DATA9
691*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_DATA8
692*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_DATA7
693*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_DATA6
694*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_DATA5
695*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_DATA4
696*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_DATA3
697*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_DATA2
698*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_DATA1
699*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_DATA0
700*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_VSYNC_N
701*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_HSYNC_N
702*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_CLKENB
703*91f16700Schasinglulu 				   | IOCTRL31_POC_VI1_CLK
704*91f16700Schasinglulu 				   | IOCTRL31_POC_VI0_FIELD
705*91f16700Schasinglulu 				   | IOCTRL31_POC_VI0_DATA11
706*91f16700Schasinglulu 				   | IOCTRL31_POC_VI0_DATA10
707*91f16700Schasinglulu 				   | IOCTRL31_POC_VI0_DATA9
708*91f16700Schasinglulu 				   | IOCTRL31_POC_VI0_DATA8
709*91f16700Schasinglulu 				   | IOCTRL31_POC_VI0_DATA7
710*91f16700Schasinglulu 				   | IOCTRL31_POC_VI0_DATA6);
711*91f16700Schasinglulu 
712*91f16700Schasinglulu 	pfc_reg_write(PFC_POCCTRL2, 0x00000000);
713*91f16700Schasinglulu 
714*91f16700Schasinglulu 	pfc_reg_write(PFC_TDSELCTRL0, 0x00000000);
715*91f16700Schasinglulu 
716*91f16700Schasinglulu 	/* initialize Pull enable */
717*91f16700Schasinglulu 	pfc_reg_write(PFC_PUEN0, PUEN0_PUEN_VI0_CLK
718*91f16700Schasinglulu 				   | PUEN0_PUEN_TDI
719*91f16700Schasinglulu 				   | PUEN0_PUEN_TMS
720*91f16700Schasinglulu 				   | PUEN0_PUEN_TCK
721*91f16700Schasinglulu 				   | PUEN0_PUEN_TRST_N
722*91f16700Schasinglulu 				   | PUEN0_PUEN_IRQ0
723*91f16700Schasinglulu 				   | PUEN0_PUEN_FSCLKST_N
724*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_EXHSYNC_DU_HSYNC
725*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DOTCLKOUT
726*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DB7
727*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DB6
728*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DB5
729*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DB4
730*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DB3
731*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DB2
732*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DG7
733*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DG6
734*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DG5
735*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DG4
736*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DG3
737*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DG2
738*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DR7
739*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DR6
740*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DR5
741*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DR4
742*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DR3
743*91f16700Schasinglulu 				   | PUEN0_PUEN_DU_DR2);
744*91f16700Schasinglulu 
745*91f16700Schasinglulu 	pfc_reg_write(PFC_PUEN1, PUEN1_PUEN_VI1_DATA11
746*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_DATA10
747*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_DATA9
748*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_DATA8
749*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_DATA7
750*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_DATA6
751*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_DATA5
752*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_DATA4
753*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_DATA3
754*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_DATA2
755*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_DATA1
756*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_DATA0
757*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_VSYNC_N
758*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_HSYNC_N
759*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_CLKENB
760*91f16700Schasinglulu 				   | PUEN1_PUEN_VI1_CLK
761*91f16700Schasinglulu 				   | PUEN1_PUEN_VI0_DATA11
762*91f16700Schasinglulu 				   | PUEN1_PUEN_VI0_DATA10
763*91f16700Schasinglulu 				   | PUEN1_PUEN_VI0_DATA9
764*91f16700Schasinglulu 				   | PUEN1_PUEN_VI0_DATA8
765*91f16700Schasinglulu 				   | PUEN1_PUEN_VI0_DATA7
766*91f16700Schasinglulu 				   | PUEN1_PUEN_VI0_DATA6
767*91f16700Schasinglulu 				   | PUEN1_PUEN_VI0_DATA5
768*91f16700Schasinglulu 				   | PUEN1_PUEN_VI0_DATA4
769*91f16700Schasinglulu 				   | PUEN1_PUEN_VI0_DATA3
770*91f16700Schasinglulu 				   | PUEN1_PUEN_VI0_DATA2
771*91f16700Schasinglulu 				   | PUEN1_PUEN_VI0_DATA1);
772*91f16700Schasinglulu 
773*91f16700Schasinglulu 	pfc_reg_write(PFC_PUEN2, PUEN2_PUEN_CANFD_CLK
774*91f16700Schasinglulu 				   | PUEN2_PUEN_CANFD1_RX
775*91f16700Schasinglulu 				   | PUEN2_PUEN_CANFD1_TX
776*91f16700Schasinglulu 				   | PUEN2_PUEN_CANFD0_RX
777*91f16700Schasinglulu 				   | PUEN2_PUEN_CANFD0_TX
778*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_AVTP_CAPTURE
779*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_AVTP_MATCH
780*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_LINK
781*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_PHY_INT
782*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_MAGIC
783*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_TXCREFCLK
784*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_TD3
785*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_TD2
786*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_TD1
787*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_TD0
788*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_TXC
789*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_TX_CTL
790*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_RD3
791*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_RD2
792*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_RD1
793*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_RD0
794*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_RXC
795*91f16700Schasinglulu 				   | PUEN2_PUEN_AVB0_RX_CTL
796*91f16700Schasinglulu 				   | PUEN2_PUEN_VI1_FIELD);
797*91f16700Schasinglulu 
798*91f16700Schasinglulu 	pfc_reg_write(PFC_PUEN3, PUEN3_PUEN_DIGRF_CLKOUT
799*91f16700Schasinglulu 				   | PUEN3_PUEN_DIGRF_CLKIN);
800*91f16700Schasinglulu 
801*91f16700Schasinglulu 	/* initialize PUD Control */
802*91f16700Schasinglulu 	pfc_reg_write(PFC_PUD0, PUD0_PUD_VI0_CLK
803*91f16700Schasinglulu 				   | PUD0_PUD_IRQ0
804*91f16700Schasinglulu 				   | PUD0_PUD_FSCLKST_N
805*91f16700Schasinglulu 				   | PUD0_PUD_DU_EXODDF_DU_ODDF_DISP_CDE
806*91f16700Schasinglulu 				   | PUD0_PUD_DU_EXVSYNC_DU_VSYNC
807*91f16700Schasinglulu 				   | PUD0_PUD_DU_EXHSYNC_DU_HSYNC
808*91f16700Schasinglulu 				   | PUD0_PUD_DU_DOTCLKOUT
809*91f16700Schasinglulu 				   | PUD0_PUD_DU_DB7
810*91f16700Schasinglulu 				   | PUD0_PUD_DU_DB6
811*91f16700Schasinglulu 				   | PUD0_PUD_DU_DB5
812*91f16700Schasinglulu 				   | PUD0_PUD_DU_DB4
813*91f16700Schasinglulu 				   | PUD0_PUD_DU_DB3
814*91f16700Schasinglulu 				   | PUD0_PUD_DU_DB2
815*91f16700Schasinglulu 				   | PUD0_PUD_DU_DG7
816*91f16700Schasinglulu 				   | PUD0_PUD_DU_DG6
817*91f16700Schasinglulu 				   | PUD0_PUD_DU_DG5
818*91f16700Schasinglulu 				   | PUD0_PUD_DU_DG4
819*91f16700Schasinglulu 				   | PUD0_PUD_DU_DG3
820*91f16700Schasinglulu 				   | PUD0_PUD_DU_DG2
821*91f16700Schasinglulu 				   | PUD0_PUD_DU_DR7
822*91f16700Schasinglulu 				   | PUD0_PUD_DU_DR6
823*91f16700Schasinglulu 				   | PUD0_PUD_DU_DR5
824*91f16700Schasinglulu 				   | PUD0_PUD_DU_DR4
825*91f16700Schasinglulu 				   | PUD0_PUD_DU_DR3
826*91f16700Schasinglulu 				   | PUD0_PUD_DU_DR2);
827*91f16700Schasinglulu 
828*91f16700Schasinglulu 	pfc_reg_write(PFC_PUD1, PUD1_PUD_VI1_DATA11
829*91f16700Schasinglulu 				   | PUD1_PUD_VI1_DATA10
830*91f16700Schasinglulu 				   | PUD1_PUD_VI1_DATA9
831*91f16700Schasinglulu 				   | PUD1_PUD_VI1_DATA8
832*91f16700Schasinglulu 				   | PUD1_PUD_VI1_DATA7
833*91f16700Schasinglulu 				   | PUD1_PUD_VI1_DATA6
834*91f16700Schasinglulu 				   | PUD1_PUD_VI1_DATA5
835*91f16700Schasinglulu 				   | PUD1_PUD_VI1_DATA4
836*91f16700Schasinglulu 				   | PUD1_PUD_VI1_DATA3
837*91f16700Schasinglulu 				   | PUD1_PUD_VI1_DATA2
838*91f16700Schasinglulu 				   | PUD1_PUD_VI1_DATA1
839*91f16700Schasinglulu 				   | PUD1_PUD_VI1_DATA0
840*91f16700Schasinglulu 				   | PUD1_PUD_VI1_VSYNC_N
841*91f16700Schasinglulu 				   | PUD1_PUD_VI1_HSYNC_N
842*91f16700Schasinglulu 				   | PUD1_PUD_VI1_CLKENB
843*91f16700Schasinglulu 				   | PUD1_PUD_VI1_CLK
844*91f16700Schasinglulu 				   | PUD1_PUD_VI0_DATA11
845*91f16700Schasinglulu 				   | PUD1_PUD_VI0_DATA10
846*91f16700Schasinglulu 				   | PUD1_PUD_VI0_DATA9
847*91f16700Schasinglulu 				   | PUD1_PUD_VI0_DATA8
848*91f16700Schasinglulu 				   | PUD1_PUD_VI0_DATA7
849*91f16700Schasinglulu 				   | PUD1_PUD_VI0_DATA6
850*91f16700Schasinglulu 				   | PUD1_PUD_VI0_DATA5
851*91f16700Schasinglulu 				   | PUD1_PUD_VI0_DATA4
852*91f16700Schasinglulu 				   | PUD1_PUD_VI0_DATA3
853*91f16700Schasinglulu 				   | PUD1_PUD_VI0_DATA2
854*91f16700Schasinglulu 				   | PUD1_PUD_VI0_DATA1
855*91f16700Schasinglulu 				   | PUD1_PUD_VI0_DATA0
856*91f16700Schasinglulu 				   | PUD1_PUD_VI0_VSYNC_N
857*91f16700Schasinglulu 				   | PUD1_PUD_VI0_HSYNC_N
858*91f16700Schasinglulu 				   | PUD1_PUD_VI0_CLKENB);
859*91f16700Schasinglulu 
860*91f16700Schasinglulu 	pfc_reg_write(PFC_PUD2, PUD2_PUD_CANFD_CLK
861*91f16700Schasinglulu 				   | PUD2_PUD_CANFD1_RX
862*91f16700Schasinglulu 				   | PUD2_PUD_CANFD1_TX
863*91f16700Schasinglulu 				   | PUD2_PUD_CANFD0_RX
864*91f16700Schasinglulu 				   | PUD2_PUD_CANFD0_TX
865*91f16700Schasinglulu 				   | PUD2_PUD_AVB0_AVTP_CAPTURE
866*91f16700Schasinglulu 				   | PUD2_PUD_VI1_FIELD);
867*91f16700Schasinglulu 
868*91f16700Schasinglulu 	pfc_reg_write(PFC_PUD3, PUD3_PUD_DIGRF_CLKOUT
869*91f16700Schasinglulu 				   | PUD3_PUD_DIGRF_CLKIN);
870*91f16700Schasinglulu 
871*91f16700Schasinglulu 	/* initialize Module Select */
872*91f16700Schasinglulu 	pfc_reg_write(PFC_MOD_SEL0, 0x00000000);
873*91f16700Schasinglulu 
874*91f16700Schasinglulu 	// gpio
875*91f16700Schasinglulu 	/* initialize positive/negative logic select */
876*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG0, 0x00000000U);
877*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG1, 0x00000000U);
878*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG2, 0x00000000U);
879*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG3, 0x00000000U);
880*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG4, 0x00000000U);
881*91f16700Schasinglulu 	mmio_write_32(GPIO_POSNEG5, 0x00000000U);
882*91f16700Schasinglulu 
883*91f16700Schasinglulu 	/* initialize general IO/interrupt switching */
884*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL0, 0x00000000U);
885*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL1, 0x00000000U);
886*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL2, 0x00000000U);
887*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL3, 0x00000000U);
888*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL4, 0x00000000U);
889*91f16700Schasinglulu 	mmio_write_32(GPIO_IOINTSEL5, 0x00000000U);
890*91f16700Schasinglulu 
891*91f16700Schasinglulu 	/* initialize general output register */
892*91f16700Schasinglulu 	mmio_write_32(GPIO_OUTDT0, 0x00000000U);
893*91f16700Schasinglulu 	mmio_write_32(GPIO_OUTDT1, 0x00000000U);
894*91f16700Schasinglulu 	mmio_write_32(GPIO_OUTDT2, 0x00000000U);
895*91f16700Schasinglulu 	mmio_write_32(GPIO_OUTDT3, 0x00000000U);
896*91f16700Schasinglulu 	mmio_write_32(GPIO_OUTDT4, 0x00000000U);
897*91f16700Schasinglulu 	mmio_write_32(GPIO_OUTDT5, 0x00000000U);
898*91f16700Schasinglulu 
899*91f16700Schasinglulu 	/* initialize general input/output switching */
900*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL0, 0x00000000U);
901*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL1, 0x00000000U);
902*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL2, 0x00000000U);
903*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL3, 0x00000000U);
904*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL4, 0x00000000U);
905*91f16700Schasinglulu 	mmio_write_32(GPIO_INOUTSEL5, 0x00000000U);
906*91f16700Schasinglulu }
907