xref: /arm-trusted-firmware/drivers/nxp/flexspi/nor/flexspi_nor.c (revision 91f16700b400a8c0651d24a598fc48ee2997a0d7)
1*91f16700Schasinglulu /*
2*91f16700Schasinglulu  * Copyright 2020 NXP
3*91f16700Schasinglulu  *
4*91f16700Schasinglulu  * SPDX-License-Identifier: BSD-3-Clause
5*91f16700Schasinglulu  *
6*91f16700Schasinglulu  */
7*91f16700Schasinglulu 
8*91f16700Schasinglulu #include <assert.h>
9*91f16700Schasinglulu 
10*91f16700Schasinglulu #include <fspi_api.h>
11*91f16700Schasinglulu #include <lib/mmio.h>
12*91f16700Schasinglulu #include <lib/xlat_tables/xlat_tables_v2.h>
13*91f16700Schasinglulu 
14*91f16700Schasinglulu int flexspi_nor_io_setup(uintptr_t nxp_flexspi_flash_addr,
15*91f16700Schasinglulu 			 size_t nxp_flexspi_flash_size, uint32_t fspi_base_reg_addr)
16*91f16700Schasinglulu {
17*91f16700Schasinglulu 	int ret = 0;
18*91f16700Schasinglulu 
19*91f16700Schasinglulu 	ret = fspi_init(fspi_base_reg_addr, nxp_flexspi_flash_addr);
20*91f16700Schasinglulu 	/* Adding NOR Memory Map in XLAT Table */
21*91f16700Schasinglulu 	mmap_add_region(nxp_flexspi_flash_addr, nxp_flexspi_flash_addr,
22*91f16700Schasinglulu 			nxp_flexspi_flash_size, MT_MEMORY | MT_RW);
23*91f16700Schasinglulu 
24*91f16700Schasinglulu 	return ret;
25*91f16700Schasinglulu }
26