Lines Matching defs:reg_val

121 	uint32_t	reg_val;
127 reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
128 reg_val |= 0x1 << PWRC_CPUN_CR_ISO_ENABLE_OFFSET;
129 mmio_write_32(PWRC_CPUN_CR_REG(cpu_id), reg_val);
133 reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
135 } while (!(reg_val & (0x1 << PWRC_CPUN_CR_ISO_ENABLE_OFFSET)) &&
139 reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
140 reg_val &= ~PWRC_CPUN_CR_PWR_DN_RQ_MASK;
141 mmio_write_32(PWRC_CPUN_CR_REG(cpu_id), reg_val);
146 reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
148 } while (reg_val & PWRC_CPUN_CR_PWR_DN_RQ_MASK && exit_loop > 0);
154 reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
155 reg_val &= ~PWRC_CPUN_CR_LDO_BYPASS_RDY_MASK;
156 mmio_write_32(PWRC_CPUN_CR_REG(cpu_id), reg_val);
159 reg_val = mmio_read_32(CCU_B_PRCRN_REG(cpu_id));
160 reg_val &= ~CCU_B_PRCRN_CPUPORESET_STATIC_MASK;
161 mmio_write_32(CCU_B_PRCRN_REG(cpu_id), reg_val);
166 reg_val = mmio_read_32(CCU_B_PRCRN_REG(cpu_id));
168 } while (reg_val & CCU_B_PRCRN_CPUPORESET_STATIC_MASK && exit_loop > 0);
229 uint32_t reg_val;
241 reg_val = mmio_read_32(AP807_PWRC_LDO_CR0_REG);
242 reg_val &= ~(AP807_PWRC_LDO_CR0_MASK);
243 reg_val |= (AP807_PWRC_LDO_CR0_VAL << AP807_PWRC_LDO_CR0_OFFSET);
244 mmio_write_32(AP807_PWRC_LDO_CR0_REG, reg_val);
249 reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
250 reg_val |= 0x1 << PWRC_CPUN_CR_PWR_DN_RQ_OFFSET;
251 mmio_write_32(PWRC_CPUN_CR_REG(cpu_id), reg_val);
257 reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
258 reg_val |= 0x1U << PWRC_CPUN_CR_LDO_BYPASS_RDY_OFFSET;
259 mmio_write_32(PWRC_CPUN_CR_REG(cpu_id), reg_val);
265 reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
267 } while (!(reg_val & (0x1U << PWRC_CPUN_CR_LDO_BYPASS_RDY_OFFSET)) &&
274 reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
275 reg_val &= ~PWRC_CPUN_CR_ISO_ENABLE_MASK;
276 mmio_write_32(PWRC_CPUN_CR_REG(cpu_id), reg_val);
281 reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
283 } while ((reg_val & (0x1 << PWRC_CPUN_CR_ISO_ENABLE_OFFSET)) &&
287 reg_val = mmio_read_32(CCU_B_PRCRN_REG(cpu_id));
288 reg_val |= 0x1 << CCU_B_PRCRN_CPUPORESET_STATIC_OFFSET;
289 mmio_write_32(CCU_B_PRCRN_REG(cpu_id), reg_val);
294 reg_val = mmio_read_32(CCU_B_PRCRN_REG(cpu_id));
296 } while (!(reg_val & (0x1 << CCU_B_PRCRN_CPUPORESET_STATIC_OFFSET)) &&